реклама на сайте
подробности

 
 
> Проблема с тактовой, хоть в какую сторону смотреть подскажите
maphin
сообщение Jan 12 2005, 07:00
Сообщение #1


Участник
*

Группа: Новичок
Сообщений: 25
Регистрация: 23-12-04
Пользователь №: 1 642



Чего-то совсем запутался, может кто просвятит?

Есть проект состоящий из кучи блоков куда заходит CLK, причем везде используется один тактовый сигнал 100 МГц, кристалл Virtex2-3000. В опциях проекта стоят галочки сохранять иерархию,чтобы можно было смотреть сигналы внутри каждого блока.

Проблема! Внутри блока CLK на триггерах сдвинута примерно на 2нс относительно входной!!! Причем в том же блоке но на триггерах COREGen-а все ок!
Где глюк: ModelSim, ISE, Я? wink.gif

Ипользовал ISE6.2sp3, ModelSimXE_5.7g, ModelSimSE_5.7d, все модели для ModelSim ставил.
Go to the top of the page
 
+Quote Post
 
Start new topic
Ответов (1 - 6)
Mad Makc
сообщение Jan 12 2005, 09:06
Сообщение #2


Местный
***

Группа: Свой
Сообщений: 244
Регистрация: 2-10-04
Из: Мухосранска
Пользователь №: 763



Эта картина у вас на временном или функцмональном моделировании?
Если на временном,то ничего странного в том,что клок разъехался на 2 нс нет.Вы посмотрите клоковое дерево в FPGA-editor-цепь явно не идеальная,и небегать на ней задержки всё равно будут.Можно,кстати, разводилке указать максимальный разброс клока,если вам это критично.skew он,вроде называется.
З.ы. А сколько у вас набегает на триггерах COREGen-а ?
Go to the top of the page
 
+Quote Post
maphin
сообщение Jan 12 2005, 10:27
Сообщение #3


Участник
*

Группа: Новичок
Сообщений: 25
Регистрация: 23-12-04
Пользователь №: 1 642



Нифига себе 2нс, это мало я думал там не больше 0.5 нс должна быть разбежка, ведь клок все-таки по специальным трассам идет, или я не прав. Щас буду смотреть в FPGA-editor.
Go to the top of the page
 
+Quote Post
Mad Makc
сообщение Jan 12 2005, 11:47
Сообщение #4


Местный
***

Группа: Свой
Сообщений: 244
Регистрация: 2-10-04
Из: Мухосранска
Пользователь №: 763



Трассы-то специальные.Клоковое дерево называется( см. FPGA-editor.Если иметь некоторую долю воображения,то похоже на дерево smile.gif).А задержка там накапливается не на ключах коммутации,как в обычных цепях,а на буферах(они же усилители) и на ёмкости цепи. Один усилитель даже виден и доступен- CLKBUF.Задача клокового дерева не только минимизировать разброс задержек,но и сделать его(разброс) равномерным.
Так что 2 нс-это может и нормально.Просто если что-то не работает и всё пределе стоит иногда вспомнить и про разброс клока.
Вообще про это всё подробно написано в книжках про АСИКостроение.Там целые главы выделяются про клоковые деревья (clock tree).
Go to the top of the page
 
+Quote Post
3.14
сообщение Jan 12 2005, 16:23
Сообщение #5


Их либе дих ...
******

Группа: СуперМодераторы
Сообщений: 2 010
Регистрация: 6-09-04
Из: Russia, Izhevsk
Пользователь №: 609



<Внутри блока CLK на триггерах сдвинута примерно на 2нс относительно входной!!>
"Входной" это пин?
Если разбег тактовой внутри кристалла сидящей на глобальном буфере ~2нс, это ОЧЕНЬ много, тем более для такого кристалла.
На Spartan2-200 -5 макс. skew макс. ~0.7нс.
Может у Вас до каких то частей через инвертор тактовая подходит, тогда возможно.
Синтаксис констрейна ограничивающего "разбег" тактовой (да и не только тактовой):
NET "net" MAXSKEW = 1ns;
Еще есть констрейн ограничивающий макс задержку цепи:
NET "net" MAXDELAY = 1ns;


--------------------
Усы, борода и кеды - вот мои документы :)
Go to the top of the page
 
+Quote Post
maphin
сообщение Jan 14 2005, 07:41
Сообщение #6


Участник
*

Группа: Новичок
Сообщений: 25
Регистрация: 23-12-04
Пользователь №: 1 642



"Входной" это выход BUFG... 2 нс сдвиг между выходом BUFG и сигналом приходящимм на триггер в блоке. Хотя P&R report пишет

+-------------------------+----------+------+------+------------+-------------+
| Clock Net | Resource |Locked|Fanout|Net Skew(ns)|Max Delay(ns)|
+-------------------------+----------+------+------+------------+-------------+
| ICLK | BUFGMUX4P| No | 2768 | 0.439 | 1.742 |
+-------------------------+----------+------+------+------------+-------------+
Go to the top of the page
 
+Quote Post
3.14
сообщение Jan 14 2005, 12:10
Сообщение #7


Их либе дих ...
******

Группа: СуперМодераторы
Сообщений: 2 010
Регистрация: 6-09-04
Из: Russia, Izhevsk
Пользователь №: 609



<"Входной" это выход BUFG... 2 нс сдвиг между выходом BUFG и сигналом приходящимм на триггер в блоке>
Не понял, а как Вы определили что имеется сдвиг между выходом BUFG и входом триггера?
Судя по отчету PAR разбег тактовой не превышает 0.45нс.
Може Вы все-таки смотрите не от выхода BUFG а от пина.


--------------------
Усы, борода и кеды - вот мои документы :)
Go to the top of the page
 
+Quote Post

Reply to this topicStart new topic
1 чел. читают эту тему (гостей: 1, скрытых пользователей: 0)
Пользователей: 0

 


RSS Текстовая версия Сейчас: 19th July 2025 - 14:19
Рейтинг@Mail.ru


Страница сгенерированна за 0.01419 секунд с 7
ELECTRONIX ©2004-2016