реклама на сайте
подробности

 
 
> Fast Ethernet на FPGA без использования PHY, разработка устройства сопряжения с ETHERNET на CycloneII без использов
NeuroMan
сообщение Mar 8 2007, 14:50
Сообщение #1





Группа: Новичок
Сообщений: 2
Регистрация: 2-05-06
Из: Муром
Пользователь №: 16 702



Есть острая необходимость разработать устройство на CycloneII для организации обмена информацией с PC используя Fast Ethernet интерфейс.Сложность в том что устройство военного назначения и имеются ограничения на применение иностранной элементной базы.Из разрешённого только CycloneII, поэтому нет возможности использовать иностранные трансиверы (типа LXT972).В связи с этим вопросы:
1)возможно ли произведя минимальные действия над сигналом, ввести его в ПЛИС и уже там произвести последующую обработку(дескремблирование,дешифрацию 4B/5B)?
2)если это возможно, то какие преобразования необходимы, используя отечественные элементы?
3)обязательно ли использование ФАПЧ для выделения синхросигнала, или существуют другие способы?
Может быть кто-нибудь уже решал подобные задачи. Заранее благодарен.
Go to the top of the page
 
+Quote Post



Reply to this topicStart new topic
1 чел. читают эту тему (гостей: 1, скрытых пользователей: 0)
Пользователей: 0

 


RSS Текстовая версия Сейчас: 21st July 2025 - 10:19
Рейтинг@Mail.ru


Страница сгенерированна за 0.01357 секунд с 7
ELECTRONIX ©2004-2016