реклама на сайте
подробности

 
 
> Ещё один вопрос о FIFO, Cyclone2, Quartus, VHDL
DuHast
сообщение Jun 18 2007, 18:22
Сообщение #1


Местный
***

Группа: Свой
Сообщений: 314
Регистрация: 13-07-06
Из: Москва
Пользователь №: 18 797



Для реализации FIFO использую стандартный Альтеровский компонент scfifo. FIFO очень маленькое 1*8, в проекте их много, скорость работы не высокая. Quartus под каждое такое FIFO использует M4k.
Можно ли заставить его использовать для реализации этих FIFO логические ячейки, а не M4k или мне придется реализовывать FIFO самостоятельно?
Заранее спасибо.

P.S. Может есть возможность размещать в одном M4k больше одного такого FIFO.
Go to the top of the page
 
+Quote Post
 
Start new topic
Ответов (1 - 1)
Самурай
сообщение Jun 18 2007, 20:18
Сообщение #2


Местный
***

Группа: Участник
Сообщений: 468
Регистрация: 4-03-05
Пользователь №: 3 066



Цитата(DuHast @ Jun 18 2007, 22:22) *
Для реализации FIFO использую стандартный Альтеровский компонент scfifo. FIFO очень маленькое 1*8, в проекте их много, скорость работы не высокая. Quartus под каждое такое FIFO использует M4k.
Можно ли заставить его использовать для реализации этих FIFO логические ячейки, а не M4k или мне придется реализовывать FIFO самостоятельно?
Заранее спасибо.

P.S. Может есть возможность размещать в одном M4k больше одного такого FIFO.


Попробуйте в МегаВизарде установить опцию "Implement FIFO function with logic cells only, even if the device contains EABs or ESBs". Это уровень "Optimization, Curcuitry Protection".
Go to the top of the page
 
+Quote Post

Reply to this topicStart new topic
1 чел. читают эту тему (гостей: 1, скрытых пользователей: 0)
Пользователей: 0

 


RSS Текстовая версия Сейчас: 20th July 2025 - 06:37
Рейтинг@Mail.ru


Страница сгенерированна за 0.0133 секунд с 7
ELECTRONIX ©2004-2016