реклама на сайте
подробности

 
 
> Минимизация задержек и расположение в кристалле+
Andr2I
сообщение Jul 17 2007, 13:20
Сообщение #1


Местный
***

Группа: Свой
Сообщений: 368
Регистрация: 16-11-06
Из: Тверь
Пользователь №: 22 379



Необходимо на ЦиклонеII вывести наружу сигнал задержанный на несколько четвертей периода тактовой частоты (150 МГц). Для решения предполагается использовать на выходе ИЛИ от выходов нескольких D-триггеров (два или четыре пока не решил), которые тактируются сдвинутыми по фазе частотами. Если делать 4 триггера, то Квартус ругаться не будет, но напрягает разная задержка из-за расстояния (неконтроллируемого) выходов D-тригеров от выходной ноги. Насколько понял, можно на выходном буфере сделать fast register. Вопрос - можно ли на IO буфере сделать элемент 4ИЛИ, а 4 триггера зафиксировать относительно этого буфера (и как именно!) ?
Go to the top of the page
 
+Quote Post



Reply to this topicStart new topic
1 чел. читают эту тему (гостей: 1, скрытых пользователей: 0)
Пользователей: 0

 


RSS Текстовая версия Сейчас: 19th July 2025 - 17:08
Рейтинг@Mail.ru


Страница сгенерированна за 0.01392 секунд с 7
ELECTRONIX ©2004-2016