[quote=Гяук,Mar 17 2005, 14:02]
Не забыли закоротить между собой ноги С-A0, A0-F; С-A1, A1-F и т.д. а таже WE#C, WE#F и RP#C, RP#F?
все это я не забыл, конечно...
а вот монтажник даже дополнительную закороточку мне поставил, как говорится на всякий случай, чтобы я пару деньков был делом занят

В общем, сейчас опишу проблему и её решение, может кому пригодится потом:
Итак, система: EPC16 и ПЛИС Stratix соединены по схеме Passive Serial и объединены JTAG-цепочкой.
1. Признаки проблемы:
а) процесс программирования EPC идёт нормально, но верификация не проходит (данные не совпадают);
б) по включению питания процесс конфигурации Stratix из EPC16 не идёт: на выходе DCLK нет частоты, DCLK=0, хотя CONF_ DONE=0, NSTATUS=1, nINIT_CONF=1;
в) по JTAG от компьютера Stratix конфигурится без проблем.
В принципе, признак а) объясняет признак б), т.к. информация о источнике такт. частоты заложена в EPC и, по всей видимости источник был выбран внешний.
Анализ записываемых и читаемых из EPC данных привел к разгадке. Поиск повторяющихся данных выявил их наличие начиная с адресов 8040h, A040h, C040h. Отсюда моментальный и однозначный вывод: залип между 13-й и 14-й адресными ножками, что и подтвердилось при тщательном осмотре микросхемы. По устранию всё заработало как часы.
Попутно, кстати, столкнулся с ситуацией, что и Stratix по JTAG перестал шиться, при этом NSTATUS сидел в нуле. Оказалось, что так ведёт седя EPC в стертом состоянии.
Все так чрезмерно описал, потому что на радостях и может кому пригодится.