реклама на сайте
подробности

 
 
> Вопрос по временной оптимизации, требуется помощь
Denisnovel
сообщение Apr 16 2008, 06:22
Сообщение #1


Частый гость
**

Группа: Свой
Сообщений: 108
Регистрация: 31-12-07
Из: Фрязино М.О.
Пользователь №: 33 753



Вопрос от новичка. Схема работает на частоте 20 Мгц, num_ - регистр адреса, который напрямую соединён с входом мегафункции памяти 64х16. ПЛИС - FLEX10 После компиляции в Quartus в Timing Analyzer появилось следующее

; Clock Hold: 'clk_20MHz' ;

; Minimum Slack ; From; To; From Clock ; To Clock ; Required Hold Relationship ; Required Shortest P2P Time ; Actual Shortest P2P Time ;

; -3.300 ns; num_[0]; reg_ram:reg_ram_chek1|lpm_ram_dq:lpm_ram_dq_component|altram:sram|q[4]~reg_wa0; clk_20MHz; clk_20MHz ; 0.000 ns; 7.300 ns ; 4.000 ns;

-3.300 ns; num_[0]; reg_ram:reg_ram_chek1|lpm_ram_dq:lpm_ram_dq_component|altram:sram|q[4]~reg_ra0; clk_20MHz ; clk_20MHz ; 0.000 ns; 7.300 ns; 4.000 ns;

И так 192 строки

Может ли схеиа в работать нестабильно? Что с этим делать?

Сообщение отредактировал Denisnovel - Apr 16 2008, 06:23
Go to the top of the page
 
+Quote Post



Reply to this topicStart new topic
1 чел. читают эту тему (гостей: 1, скрытых пользователей: 0)
Пользователей: 0

 


RSS Текстовая версия Сейчас: 20th July 2025 - 09:31
Рейтинг@Mail.ru


Страница сгенерированна за 0.01242 секунд с 7
ELECTRONIX ©2004-2016