реклама на сайте
подробности

 
 
> PLL
alter
сообщение May 23 2005, 14:09
Сообщение #1


Участник
*

Группа: Участник
Сообщений: 43
Регистрация: 14-01-05
Из: MSK
Пользователь №: 1 954



Необходима полнофункциональная схема ДКПД - для увеличения входной частоты, к примеру, с 512 кГц до 33280 кГц (вариантов несколько).
Стандартные м/с PLL (какие смог найти) работают с входной частотой начиная от 1-2 МГц.
Поэтому спользовать м/с PLL не получается, т.к. не выполняются требования к входной частоте. Внутренние схемы PLL м/с FPGA по той же причине не позволяют это сделать
Есть ли смысл умножить в FPGA входную частоту на 4 а затем подать на м/c PLL.
Или может есть какие-нибудь более красивые решения с использованием FPGA (Spartan3) или готовой м/с?
Go to the top of the page
 
+Quote Post



Reply to this topicStart new topic
1 чел. читают эту тему (гостей: 1, скрытых пользователей: 0)
Пользователей: 0

 


RSS Текстовая версия Сейчас: 19th July 2025 - 15:33
Рейтинг@Mail.ru


Страница сгенерированна за 0.0134 секунд с 7
ELECTRONIX ©2004-2016