Смотрел даташиты на котроллеры PCI-Ethernet от Realtek. Заметил интересную особенность, например, на чипе RTL8139B микросхема Boot ROM подключена "нормальным образом", то есть линии адреса A0-A16 и данных D0-D7 ROM (а заодно и RD/WR# и CS/OE#) подключены к отдельным выводам RTL8139B. Как это работает, мне понятно - RTL8139B декодирует адрес из диапазона ROM на шине PCI, далее выставляет соотв. адрес на ROM, OE#=0, получает данные от ROM и выставляет их на PCI. Всё логично. Теперь смотрим RTL8139D - там нет выделенных линий на линии адреса и данных ROM, эти линии расшарены с линиями PCI интерфейса, а именно A0-A16 (ROM) объединены с AD0-AD16 (PCI) , а линии данных D0-D7 (ROM) объединены с AD24-AD31 (PCI). Выделенной линией для Boot ROM осталасть только ROMCS/OEB. Мне непонятно, как осуществляется доступ к ROM в этом случае ? Как чип RTL8139D "ухитряется" считать данные из ROM прямо по линиям PCI ? Ведь ROM микросхема может оказаться достаточно медленной на чтение (порядка 70 нс).
--------------------
Сделано в Китае. Упаковано в России.
|