Цитата(shb @ Nov 5 2008, 16:04)

Не понял. Просто кварц 22.1184 MHz увеличить типа в 10 раз? Или как то можно увеличить частоту тактирования UART/
ACLK - UART-A clock input. ACLK should be connected to the 12XCLK output pin.
BCLK - UART-B clock input. BCLK should be connected to the 12XCLK output pin.
12XCLK - Master clock divided by 12 (1.8432 MHz) Standard UART clock for 115.2K data rate
А еще там есть:
6XCLK - Master clock divided by 6 (3.6864 MHz) Reserved. No connection.
3XCLK - Master clock divided by 3 (7.3728 MHz) Reserved. No connection.
И есть такое (стр. 20):
A programmable Baud Rate Generator is provided that typically takes a clock input of 1.8432 MHz and divides it by a divisor in the range between 1 and (2^16-1). The output frequency of the Baud Rate Generator is 16 times the desired Baud Rate.
Ну и аккуратно так говорят, что:
It is possible to achieve higher Baud Rates by using an input clock with a frequency higher than the default 1.8432 MHz.
Вот правда насколько выше можно подавать тактовую частоту в описании нету. Факт, что повышать нужно не 22.1184 MHz, а клок подаваемый на входы ACLK и BCLK.
Вполне возможно (тех. процесс изготовления допускает), что тактовую частоту на этих входах можно увеличивать и в 10 раз. Но не попробуешь - не узнаешь.
Между собственно PCI ядром и UART ядром должен быть мост. Вот какие с ним могут быть заморочки из-за отличия частот - можно только гадать.