Если коротко - задача:
приходит audio bitstream по протоколу I2S (sync serial), 32kHz @ 16bit - L+R, т.е. 1Mbps в сумме.
его надо принять, пропустить через цифровой фильтр (FIR), порезать до 10 бит, собрать в пакеты по 32 сэмплы, пропустить через скрамблер, дописать заголовок и модулировать QPSK несущую ~ 7Mhz (DDS, DAC внешний).
То есть модулятор Nicam для ТВ.
Нутром чую что это надо сделать на FPGA. У самого опыта (именно в FPGA) немного, был проект на CDPL, принципы понимаю, VHDL читаю со словарем

.
Что скажете? С чего начать? Ценные указания? Например принципиальная разница Xilinx vs Altera?
Спасибо