Придумал тут как упростить немного устройство. но для этого нужна синхронная работа двух SPI-интерфейсов.
Т.е. есть две области памяти, каждая из которых пересылается в свой SPI.
Оба SPI - в slave, с общими CS и CLK.
Я тут в командировке, так что в железе попробовать смогу только через неделю. а уже не терпится

Что думает уважаемая публика?
Не очень понятен вопрос взаимодействия периферии, при одновременных двух работающих пересылках DMA RAM->SPI, будет-ли оно сихронно? Нужно чтобы 0-1 байт их первого буфера, передавался по SPI1 одновременно с передачей 0-го байта по SPI2? затем первый байт и т.д. Т.е свего рода "2-х битный SPI".
Я думаю так - поскольку шина одна, то пересылка "Память1-SPI1" и "Память2-SPI2" одновременно быть не могут. В лучшем случае - они могут быть по очереди. FIFO SPI он забьют довольно быстро, а поскольку оба SPI тактируются одним и тем-же клоком и CS, то передавать начнут синхронно, но если какой-то из каналов DMA замешкается по каким-то причинам, а второй в это время будет работать - возникнет разсинхронизация.