реклама на сайте
подробности

 
 
> JLINK для JTAG-цепочек
Aldaris
сообщение Sep 29 2011, 06:25
Сообщение #1


Участник
*

Группа: Участник
Сообщений: 19
Регистрация: 10-07-10
Из: Москва
Пользователь №: 58 386



Итак, имеется JLINK, процессор ARM и ПЛИС. Для экономии места хотелось бы оставить только один разъем JTAG. Понятно, что нужно объединить устройства в JTAG-цепочку. Только тогда возникает проблема, какой софт нужен для того, чтобы просто шить ПЛИС и (крайне желательно) отлаживать ARM. Что посоветуете? Что-то слышал про OpenOCD. Скажите, нужно ли копать в этом направлении. Или есть что-то более удобное?
Go to the top of the page
 
+Quote Post
 
Start new topic
Ответов (1 - 3)
zksystem
сообщение Oct 3 2011, 13:26
Сообщение #2


embedder
***

Группа: Свой
Сообщений: 264
Регистрация: 11-05-05
Из: Казань
Пользователь №: 4 911



Цитата(Aldaris @ Sep 29 2011, 10:25) *
Итак, имеется JLINK, процессор ARM и ПЛИС. Для экономии места хотелось бы оставить только один разъем JTAG. Понятно, что нужно объединить устройства в JTAG-цепочку. Только тогда возникает проблема, какой софт нужен для того, чтобы просто шить ПЛИС и (крайне желательно) отлаживать ARM. Что посоветуете? Что-то слышал про OpenOCD. Скажите, нужно ли копать в этом направлении. Или есть что-то более удобное?

Поищите, на ветке FPGA, как-то видел подобную тему.


--------------------
Мечты стареют куда быстрее мечтателей… Стивен Кинг. "Ловец снов"
Go to the top of the page
 
+Quote Post
KnightIgor
сообщение Oct 3 2011, 18:11
Сообщение #3


Знающий
****

Группа: Участник
Сообщений: 643
Регистрация: 29-05-09
Из: Германия
Пользователь №: 49 725



Цитата(Aldaris @ Sep 29 2011, 08:25) *
Итак, имеется JLINK, процессор ARM и ПЛИС. Для экономии места хотелось бы оставить только один разъем JTAG. Понятно, что нужно объединить устройства в JTAG-цепочку. Только тогда возникает проблема, какой софт нужен для того, чтобы просто шить ПЛИС и (крайне желательно) отлаживать ARM. Что посоветуете? Что-то слышал про OpenOCD. Скажите, нужно ли копать в этом направлении. Или есть что-то более удобное?

Зависит от среды разработки, о которой Вы не упомянули. Например, KEIL если не сам, то с "подсказкой" в соответствующих настройках JTAG адаптера беспроблемно "достукивается" до целевого устройства (ARM) в цепочке JTAG. Производители же ПЛИС предлагают свои средства для прошивки их чипов (я сужу по знакомой мне Actel|microsemi FPGA). Там и можно глянуть, не поддерживает ли такая программка JLINK.
Go to the top of the page
 
+Quote Post
Aaron
сообщение Oct 4 2011, 07:58
Сообщение #4


Местный
***

Группа: Свой
Сообщений: 243
Регистрация: 5-10-06
Из: Зеленоград
Пользователь №: 21 007



Могу точно сказать, что пробовал такую цепочку сделать с Xilinx CoolRunner. AT91 через jlink видится и шьётся нормально. cpld определяется в связке через свой программатор platform cable usb, подсовывал в цепочку bsdl файл описания at91 чипа, но cpld не прошивается. насколько я понял, для прошивки в связке надо компилировать код сразу с указанием того, что чип находится в цепочке, чтобы набор команд сгенерировался корректно (svf файлы), но я так и не разобрался, как это сделать.
Go to the top of the page
 
+Quote Post

Reply to this topicStart new topic
1 чел. читают эту тему (гостей: 1, скрытых пользователей: 0)
Пользователей: 0

 


RSS Текстовая версия Сейчас: 19th July 2025 - 22:39
Рейтинг@Mail.ru


Страница сгенерированна за 0.01344 секунд с 7
ELECTRONIX ©2004-2016