реклама на сайте
подробности

 
 
> присоединение плис к мк
sergey sva
сообщение Nov 20 2011, 10:46
Сообщение #1


Гуру
******

Группа: Свой
Сообщений: 2 546
Регистрация: 23-05-07
Из: Самарская область Сызрань
Пользователь №: 27 923



Нужно присоединить плис к мк, питание плис и мк 3,3 (IO)в. В плисе входа разделены на группы банки.
Как лучше: что бы сигналы все из одной группы банка были присоединены к порту мк?, максимальный частота сигнала 1мгц.
Go to the top of the page
 
+Quote Post
 
Start new topic
Ответов (1 - 9)
Iptash
сообщение Nov 20 2011, 12:19
Сообщение #2


Профессионал
*****

Группа: Свой
Сообщений: 1 613
Регистрация: 2-09-08
Из: г.Набережные Челны
Пользователь №: 39 936



В вашем случае как нравится так и подключайте, а что за плис?
Go to the top of the page
 
+Quote Post
sergey sva
сообщение Nov 20 2011, 12:31
Сообщение #3


Гуру
******

Группа: Свой
Сообщений: 2 546
Регистрация: 23-05-07
Из: Самарская область Сызрань
Пользователь №: 27 923



Цитата
В вашем случае как нравится так и подключайте, а что за плис?

ep1c3 А в каком случае на это стоит обращать внимание?
Go to the top of the page
 
+Quote Post
Iptash
сообщение Nov 20 2011, 13:42
Сообщение #4


Профессионал
*****

Группа: Свой
Сообщений: 1 613
Регистрация: 2-09-08
Из: г.Набережные Челны
Пользователь №: 39 936



А зачем, что бы только из одного банка?
Go to the top of the page
 
+Quote Post
Ruslan1
сообщение Nov 20 2011, 16:33
Сообщение #5


Гуру
******

Группа: Свой
Сообщений: 2 360
Регистрация: 6-03-06
Из: Кишинев
Пользователь №: 15 025



Цитата(sergey sva @ Nov 20 2011, 12:46) *
Нужно присоединить плис к мк, питание плис и мк 3,3 (IO)в. В плисе входа разделены на группы банки.
Как лучше: что бы сигналы все из одной группы банка были присоединены к порту мк?, максимальный частота сигнала 1мгц.

одинакового напряжения питания недостаточно, еще проверьте согласование по логическим уровням, чтобы минимальный лог "1" на выходе был больше, чем ожидаемый минимальный лог. "1" на входе, и максимальный лог."0" на выходе чтобы был меньше чем ожидаемый максимальный лог"0" на входе. Ну и конечно про то что выходной ток должен быть больше входного, тоже не забудьте.
Очень неплохо поставить последовательные резисторы на каждой шине. Это обеспечит ограничение тока в случае конфликтов (до инициализации или в случае сбоя).

Лично мне очень нравиться подключать ПЛИС к микроконтроллеру, используя для интерфейса внутриплисовое двухпортовое ОЗУ. То есть для МК это просто адреса памяти с произвольным доступом. Дубово и бесконфликтно. А когда МК имеет поддержку аппаратной шины внешней памяти- то вообще песня, данные, расположенные в плис, могут быть видны просто как определенные адреса в общем адресном пространстве.

Ну и конечно не забудьте подключить к МК те сигналы циклона, по которым в него заливается прошивка, байтбластер сэмулировать программно- раз плюнуть.
Go to the top of the page
 
+Quote Post
sergey sva
сообщение Nov 20 2011, 19:53
Сообщение #6


Гуру
******

Группа: Свой
Сообщений: 2 546
Регистрация: 23-05-07
Из: Самарская область Сызрань
Пользователь №: 27 923



Цитата
одинакового напряжения питания недостаточно, еще проверьте согласование по логическим уровням, чтобы минимальный лог "1" на выходе был больше,

В документации, если правильно понимаю? все банки поддерживают LVTTL 3.3v
Прикрепленное изображение
Go to the top of the page
 
+Quote Post
Ruslan1
сообщение Nov 20 2011, 20:57
Сообщение #7


Гуру
******

Группа: Свой
Сообщений: 2 360
Регистрация: 6-03-06
Из: Кишинев
Пользователь №: 15 025



Цитата(sergey sva @ Nov 20 2011, 21:53) *
В документации, если правильно понимаю? все банки поддерживают LVTTL 3.3v

Вы смотрите не на названия интерфейсов, а на логические уровни в вольтах, которые даются в таблицах, например тут

как правило, все работает, если одиноназванные интерфейсы соединить . Но случаи разные бывают, лучше сразу взять за правило сравнивать цифры в даташитах, а не названия.
А еще меня старшие товарищи приучили сверять то, что в даташите на пин написано, с тем, что я могу в максплюсе (теперь в квартусе) сконфигурировать. Если и там и там одно и то же - то оно попадает на схему(плату). Если разное- то нужны разборки, на авось глупо полагаться (причем максплюсу веры было больше).
Go to the top of the page
 
+Quote Post
Alex11
сообщение Nov 20 2011, 22:45
Сообщение #8


Гуру
******

Группа: Свой
Сообщений: 2 106
Регистрация: 23-10-04
Из: С-Петербург
Пользователь №: 965



Не парьтесь, у первого циклона все было хорошо с уровнями 3.3В, если все банки запитаны одинаково от 3.3. Опять-таки в среднем у микроконтроллеров при старте все ноги на входе, в худшем случае на слабой подтяжке, так что пока не проинитили мешать циклону не будут.
Go to the top of the page
 
+Quote Post
sergey sva
сообщение Nov 21 2011, 05:52
Сообщение #9


Гуру
******

Группа: Свой
Сообщений: 2 546
Регистрация: 23-05-07
Из: Самарская область Сызрань
Пользователь №: 27 923



На цыклон будет заводится сигнал клока с генератора, думаю его завести на CLK0 после тактовый сигнал нужно дальше в схему вывести может придется его немного поделить, на какую ногу его лучше выводить из плис на любой порт или на DPCLCK?
Go to the top of the page
 
+Quote Post
sergey sva
сообщение Nov 21 2011, 08:54
Сообщение #10


Гуру
******

Группа: Свой
Сообщений: 2 546
Регистрация: 23-05-07
Из: Самарская область Сызрань
Пользователь №: 27 923



Похоже так не получится clk0 LVDS 2,5v Inpu, а выход генератора 3,3в
Так для информации LVDS дифференциальный сигнал, например clk0 а где его пара, или относительно gnd?
Go to the top of the page
 
+Quote Post

Reply to this topicStart new topic
1 чел. читают эту тему (гостей: 1, скрытых пользователей: 0)
Пользователей: 0

 


RSS Текстовая версия Сейчас: 16th June 2025 - 01:16
Рейтинг@Mail.ru


Страница сгенерированна за 0.01728 секунд с 7
ELECTRONIX ©2004-2016