Помощь - Поиск - Пользователи - Календарь
Полная версия этой страницы: Разработка цифровых, аналоговых, аналого-цифровых ИС
Форум разработчиков электроники ELECTRONIX.ru > Cистемный уровень проектирования > Разработка цифровых, аналоговых, аналого-цифровых ИС
Страницы: 1, 2, 3, 4, 5
  1. Запуск ncsim (ius8.2) на нескольких ядрах (1 )
  2. Проблема с конвертацией DXF -> GDSII (5 ответов)
  3. Подбор параметров BSIM3 (2 ответов)
  4. Помогите выбрать генератор! (3 ответов)
  5. нужна помощь в установке VCS (6 ответов)
  6. проблемы с конвертацией в gds (9 ответов)
  7. Оценка стоимости изготовления микросхемы по самому толстому техпроцессу (24 ответов)
  8. Прошу помощи по Electric VLSI Design System (2 ответов)
  9. Стоимость разработки и производства сопроцессора (88 ответов)
  10. Моделирование DMOS (5 ответов)
  11. Hspise-2009.06 & ADE & PSF (1 )
  12. Моделирование SPICE, S-parameter, IBIS от Synopsys (4 ответов)
  13. bsim3v3 (3 ответов)
  14. Проблемы (1 )
  15. HSpice2004 vs HSpice2009 (21 ответов)
  16. Проблемы с T-CAD (1 )
  17. Программирование Xilinx ... (10 ответов)
  18. Фабрика Silterra, Малайзия (15 ответов)
  19. импорт из GDS. (2 ответов)
  20. Плавающая ядерность (29 ответов)
  21. ULTRASPARCT2 (0 ответов)
  22. SoC в керамическом корпусе (1 )
  23. А может ли кто-нибудь сделать аналог? (9 ответов)
  24. vcs на многопроцессорной машине (1 )
  25. Одновременное использование Advantage-HS и Metro (1 )
  26. S0С Еnc0unter 81 (0 ответов)
  27. Аналоговое моделирование большого проекта целиком (32 ответов)
  28. VCS (2 ответов)
  29. Двухдневный бесплатный семинар по проектированию MEMS (5 ответов)
  30. Hspise-2009.06 & ADE & PSF (0 ответов)
  31. Hspise-2009.06 & ADE & PSF (0 ответов)
  32. shematic из encouter-а (4 ответов)
  33. Cadence VPCM (0 ответов)
  34. Synopsys DC 2009.06 (6 ответов)
  35. altera flex10k в БМК МИЭТ (6 ответов)
  36. Адресация в СС2520 (0 ответов)
  37. Дизайн микросхем (11 ответов)
  38. Расскажите про CML и бешенные гигагерцы (9 ответов)
  39. Проблема с code coverage в ius8.2 (0 ответов)
  40. Ищутся TSMC библиотеки (14 ответов)
  41. Единая платформа для проектирования MEMS устройств и интегральных схем Coventor MEMS+ (0 ответов)
  42. Что представляет собой логическая модель с точки зрения ГОСТ? (6 ответов)
  43. Как инсталировать FLEXNet (lmgrd) на Linux (8 ответов)
  44. Design Rules Checker - Freeware есть у кого? (6 ответов)
  45. Потребление блока памяти. (2 ответов)
  46. про SiGe BiCMOS 0.18 можно где-нибудь почитать? (1 )
  47. Memory compilers (13 ответов)
  48. Желающим российских ASICов (71 ответов)
  49. Вскрытие кристаллов (10 ответов)
  50. Глобальная проблема с Verilog (6 ответов)
  51. ПУ ЭСЛ в ТТЛ (2 ответов)
  52. Мировой масштаб проектирования SoC (3 ответов)
  53. Помощь в установке DK от XFAB под Mentor (5 ответов)
  54. С*dence GLIBC_2.0 (14 ответов)
  55. Что используете для разводки цифры (9 ответов)
  56. 10G Ethernet MAC (7 ответов)
  57. Как правильно сделать линию задержки (22 ответов)
  58. DC : можно ли довести до конца (map, optimization) проект с black-box-ом? (8 ответов)
  59. А где есть такая фича? (2 ответов)
  60. HV технологии. (8 ответов)
  61. ->Есть работа (-- ответов)
  62. Определение обрывов (23 ответов)
  63. TSV технология, кто-нибудь применяет? (0 ответов)
  64. Encounter Library Characterizer (10 ответов)
  65. SOC62 и FlexLM (4 ответов)
  66. Прошу немного помощи по Synopsys DC (126 ответов)
  67. Вопрос по hspice (10 ответов)
  68. файл с расширением .sf (2 ответов)
  69. DFT (Design For Test) (7 ответов)
  70. Новый продукт Coventor для проектирования MEMS устройств (0 ответов)
  71. Помогите по Astro (4 ответов)
  72. Гидростатическое давление (28 ответов)
  73. приемник на кристалле (3 ответов)
  74. Генерация синхросигналов (7 ответов)
  75. как roic имплементируют с матрицей ? (2 ответов)
  76. Assura output. (6 ответов)
  77. netlist (6 ответов)
  78. Библиотеки для Verilog-A (5 ответов)
  79. Асинхронный сброс и метастабильность (4 ответов)
  80. Что из себя представляет snapshot RTL модели ИС? (1 )
  81. возможно ли понизить частоты? (1 )
  82. Syopsys CADARBRA (0 ответов)
  83. Моделирование питания микросхем (die wirebonding) (1 )
  84. setup на характеризацию (8 ответов)
  85. Не могу запустить snapshot в Cadence ncsim (3 ответов)
  86. Интересует информация о Bist и ATPG (10 ответов)
  87. AMS Methodology Kit (3 ответов)
  88. Нужно изготовить микросхемы по нашим шаблонам (3 ответов)
  89. Косимуляция AMSD и Simulink (0 ответов)
  90. DDR регистр (3 ответов)
  91. Нумерация слоев в формате GDSII (13 ответов)
  92. Gm-C фильтр (6 ответов)
  93. дельта-сигма АЦП 14-16 разрядов, как СФ-блок (4 ответов)
  94. ->Энергопотребление WiFi микросхем (-- ответов)
  95. Расчет структуры с плавающими кольцами в tcad (6 ответов)
  96. ?Глюк в Кедансе (18 ответов)
  97. Характеризация площадочных элементов (12 ответов)
  98. Триггеры без резета (7 ответов)
  99. Проблема с Астро (17 ответов)
  100. Энергонезависимая стойкая память, ГИС (2 ответов)
  101. Cadence vs Mentor Graphics vs Synopsys (12 ответов)
  102. Сколько стоят IP блоки (26 ответов)
  103. Что подкрутить в дистре? (5 ответов)
  104. Контроль разряда аккумулятора (23 ответов)
  105. Кодовое покрытие кода (как понизить размер базы данных) (4 ответов)
  106. Тренинги по ASICs (0 ответов)
  107. SignalStorm - в какой пакет входит (3 ответов)
  108. Open Source синтезаторы для ASIC (46 ответов)
  109. Поиск софта по разработке ASIC. (1 )
  110. Заряд Li-Ion аккумулятора (4 ответов)
  111. сборка нескольких _ПОЧТИ_ одинаковых модулей в один проект (2 ответов)
  112. нужна програма PowerTheater Power Analysis (1 )
  113. synopsys lib & db (3 ответов)
  114. Синтезаторы (4 ответов)
  115. Систем сбора данных на ADSP (0 ответов)
  116. сигма-дельта цап (2 ответов)
  117. Взаимодействие UART(SCI) c DSP (1 )
  118. IEEE 1451 (8 ответов)
  119. FT245RL - программирование (1 )
  120. Отечественные БМК, технологии проектирования (1 )
  121. logo --> gdsII (1 )
  122. малошумящий усилитель 30 ГГц (0 ответов)
  123. ->USB РАЗЕМ (-- ответов)
  124. Leakage power (3 ответов)
  125. Synopsys DC compile vs. compile -ultra (8 ответов)
  126. Помощь начинающим (13 ответов)
  127. В помощь начинающим. (5 ответов)
  128. Design for Test at RTL (5 ответов)
  129. Tri-state насколько опасно? (8 ответов)
  130. Build a Transistor Challenge (11 ответов)
  131. Разрабока PADов (2 ответов)
  132. easic - кто-нибудь располагает информацией что это? (14 ответов)
  133. layout of inverter and mux (5 ответов)
  134. Как установить цвет фона и сигнала в PSPICE A/D? (4 ответов)
  135. количество I/O падов для питания (2 ответов)
  136. ECO (Engineering Change Order) cell, как устроены? как использовать? (11 ответов)
  137. ddr2 + ис на 0.18 мкм техпроцессе, это возможно? (9 ответов)
  138. ASIC блок памяти 0.18. Зависит ли сильно потребление от значения входа СЕ (вкл. "выборки памяти")? (9 ответов)
  139. Substrate Noise Analysis (2 ответов)
  140. Кеданс айси 6 и опэн акцесс? (7 ответов)
  141. глюк в каденсе 2 (2 ответов)
  142. Noise Analysis of CMOS Inverters (5 ответов)
  143. Принцип работы OneNAND Flash (1 )
  144. нахождение internal_power для яцеек цифровых библиотек (6 ответов)
  145. Analog Designer vs Mismatching (12 ответов)
  146. фазовый шум делителя частоты, SpectreRF (1 )
  147. Design Flow с использованием ARM+Synopsys IP (4 ответов)
  148. Файл *.gdf (5 ответов)
  149. Выделение экстремумов (13 ответов)
  150. CIF формат и лазерный степпер (2 ответов)
Для просмотра полной версии этой страницы, пожалуйста, пройдите по ссылке.
Invision Power Board © 2001-2024 Invision Power Services, Inc.