Помощь - Поиск - Пользователи - Календарь
Полная версия этой страницы: SDRAM(DD2) + ПЛИС Altera (Cyclone 3)
Форум разработчиков электроники ELECTRONIX.ru > Программируемая логика ПЛИС (FPGA,CPLD, PLD) > Системы на ПЛИС - System on a Programmable Chip (SoPC)
aivengo
ПЛИС Cyclone3 EP3C16F48
SDRAM DDR2 MT47H128M16 (x16)

Прошу у вас помощи так как сам не понимаю fman.gif ....

1) т.к. необходим OCT использую Bank5. ->
2) т.к. DDR2 x16 то имеем дело с UDQS (старшие) и LDQS(младшие) ->
3) у Bank5 для x16 altera имеем для этих самых стробов DQS3R/DQS1R ->
Вопрос :

Какой DQSxR к какому xDQS прилепить и почему? Спасибо!

ВНИМАНИЕ:
Если вы будете давать ссылку на какой-либо источник информации, прошу Вас укажите страницу/пункт/таблицу.... и т.п. на которой есть информация касательно вашего ответа.

Спасибо за понимание!!
aivengo
Оказывается всего одни стробирующий канал нужен для работы в режимах х8, x16, x32 как минимум для этой микросхемы!! хотя руководства altera по external memory interface пытается запутать нас тем , что акцентирует наше вснимание на следующем:
x16 используется два банка x8 - И вот тут возникла эта загвоздка т.к. нигде не написанно, что не нужно юзать 2 dqs канала , хотя и обратное тоже нигде не написанно =\ что очень очень путает начинающих
Используйте Pin Planer Quartus II, что бы более подробно узнать про интересующие вас пины.
Для просмотра полной версии этой страницы, пожалуйста, пройдите по ссылке.
Invision Power Board © 2001-2025 Invision Power Services, Inc.