Помощь - Поиск - Пользователи - Календарь
Полная версия этой страницы: Питание PLL в Actel A3P600L
Форум разработчиков электроники ELECTRONIX.ru > Программируемая логика ПЛИС (FPGA,CPLD, PLD) > Работаем с ПЛИС, области применения, выбор
DSIoffe
Здравствуйте все!
Я читаю datasheet и user's guide на A3P600L, никогда ещё Actelями не пользовался.
Написано, что если PLL в проекте не используется, то софт автоматически его отключает, и я в этом случае _должен_ посадить питание PLL (вывод VCCPLF) на землю (см., например, раздел "Recommended Board-Level Considerations" в "ProASIC3L FPGA Fabric User’s Guide".
Я сейчас ещё не определился, понадобится мне PLL или нет.
Скажите, пожалуйста, кто может: есть ли способ попросить софт оставить PLL включённым, чтобы я мог нормально развести питание PLL? Очень не хочется тащить его через перемычку, у меня корпус BGA.
Заранее признателен.
yes
мы подключаем VCCPLLF (а также A B C D E в 3000) и не используем PLL
никаких проблем не было.

так как актел борется за низкопотребление, то, возможно, отключение этого питания позволяет сэкономить несколько мВт

---------------

ну и если воткнуть в проект PLL, то софт его не убирает (на крайний случай можно куда-нибудь такт с PLL завести), то есть такую просьбу для софта сформулировать не сложно
gosu-art
У меня тоже A3P600L. ПЛЛ не использую, посадил на землю - все норм!
DSIoffe
Спасибо большое. А вот ещё вопрос, чтобы не заводить новую тему.
На какие выводы микросхемы A3P600L надо подавать тактовую частоту, чтобы она распространялась глобально по всему кристаллу?
В тексте "ProASIC3L FPGA Fabric User’s Guide" в разных местах сказано так:
Стр. 78 UG:
The CCCs in the corner locations drive the quadrant global networks, and the CCCs in the middle of the east and west chip sides drive the chip global networks. The quadrant global networks span only a quarter of the device, while the chip global networks span the entire device.
Стр. 204 UG:
m = Global pin location associated with each CCC on the device: A (northwest corner), B (northeast corner), C (east middle), D (southeast corner), E (southwest corner), and F (west middle)
,то есть глобальная сеть связана с блоками CCC C и F, а на стр. 287 UG:
All inputs labeled GC/GF are direct inputs into the quadrant clocks
, то есть C и F работают только на квадранты.
Как правильно?
Заранее признателен.
Zwerg_nase
Цитата(DSIoffe @ Apr 27 2012, 12:15) *
Спасибо большое. А вот ещё вопрос, чтобы не заводить новую тему.
На какие выводы микросхемы A3P600L надо подавать тактовую частоту, чтобы она распространялась глобально по всему кристаллу?
В тексте "ProASIC3L FPGA Fabric User’s Guide" в разных местах сказано так:
Стр. 78 UG:
The CCCs in the corner locations drive the quadrant global networks, and the CCCs in the middle of the east and west chip sides drive the chip global networks. The quadrant global networks span only a quarter of the device, while the chip global networks span the entire device.
Стр. 204 UG:
m = Global pin location associated with each CCC on the device: A (northwest corner), B (northeast corner), C (east middle), D (southeast corner), E (southwest corner), and F (west middle)
,то есть глобальная сеть связана с блоками CCC C и F, а на стр. 287 UG:
All inputs labeled GC/GF are direct inputs into the quadrant clocks
, то есть C и F работают только на квадранты.
Как правильно?
Заранее признателен.

Чтобы получить доступ к global networks надо использовать т.н. Hardwired I/Os в середине западной и восточной стороны кристалла, т.е. GFA[2:0] и GFC[2:0] (см. в атаче). Если Вам нужна будет PLL, то надо использовать только GFA[2:0]. Фраза All inputs labeled GC/GF are direct inputs into the quadrant clocks, видимо, опечатка.
DSIoffe
Большое спасибо!
Для просмотра полной версии этой страницы, пожалуйста, пройдите по ссылке.
Invision Power Board © 2001-2025 Invision Power Services, Inc.