Помощь - Поиск - Пользователи - Календарь
Полная версия этой страницы: Как правильно задать констрейны в UCF ?!
Форум разработчиков электроники ELECTRONIX.ru > Программируемая логика ПЛИС (FPGA,CPLD, PLD) > Работаем с ПЛИС, области применения, выбор
alxkon
Задравствуйте!

Долго курил UG612 (Xilinx) и все же не понял как задать констрены что бы сигналы развело с минимальной задержкой
и заодно как их увидеть в рапорте.
Ситуация: SPI - clk+mosi+miso проходит через Spartan 6 без регистров и прочего. Тоесть относительно системного клока полнистью асинхроные пути.
Частота SPI клока меньше 1 МГц. Хочется чтобы можно было выставить максимальную задержку для clk + mosi и для miso свою ( намного длиннее остальных дорожек на плате )

Можно ли отвертется толъко констрейнами как то задав задержку, что то вроде PAD to PAD или как вообще поступитъ в таком случае?!


alxkon
Оказалось очень просто

TIMEGRP "TG_spi_inputs" = PADS("spi_miso_bp") PADS("spi_clk") PADS("spi_mosi");
TIMESPEC TS_spi_async = FROM "TG_spi_inputs" TO "PADS" 18 ns;

laughing.gif
Для просмотра полной версии этой страницы, пожалуйста, пройдите по ссылке.
Invision Power Board © 2001-2025 Invision Power Services, Inc.