Помощь - Поиск - Пользователи - Календарь
Полная версия этой страницы: использование шины MCI встроенного PowerPC для своего контроллера памяти
Форум разработчиков электроники ELECTRONIX.ru > Программируемая логика ПЛИС (FPGA,CPLD, PLD) > Системы на ПЛИС - System on a Programmable Chip (SoPC)
ovs_pavel
Коллеги, при использовании встроенного процессора PowerPC и входящего в состав EDK контроллера памяти DDR2, этот контроллер подключается по шине MCI (или как она называется в EDK PPC440MC - это для 440-го ядра PowerPC). Но я хочу подключить к этой шине свой контроллер памяти. При этом "вытащить" наружу сигналы шины, чтобы они задышали, что то не получается.
В самом EDK все ее сигналы я вывел (там просто во вкладке порты выбрал меню - "Connected to External Port"). В ISE, при создании Template для PowerPC, все сигналы шины появились. Все компилируются, но шина молчит. Возможно для нее надо задать адресное пространство (хотя я думал что на нее отображается все внутреннее адресное пространство), но как это сделать пока для меня непонятно.
Mad_max
Цитата(ovs_pavel @ Sep 24 2012, 09:21) *
Коллеги, при использовании встроенного процессора PowerPC и входящего в состав EDK контроллера памяти DDR2, этот контроллер подключается по шине MCI (или как она называется в EDK PPC440MC - это для 440-го ядра PowerPC). Но я хочу подключить к этой шине свой контроллер памяти. При этом "вытащить" наружу сигналы шины, чтобы они задышали, что то не получается.
В самом EDK все ее сигналы я вывел (там просто во вкладке порты выбрал меню - "Connected to External Port"). В ISE, при создании Template для PowerPC, все сигналы шины появились. Все компилируются, но шина молчит. Возможно для нее надо задать адресное пространство (хотя я думал что на нее отображается все внутреннее адресное пространство), но как это сделать пока для меня непонятно.

А чем Вас PLB шина не устраивает?
С 440 не работал, только с 405, но думаю разницы нету.
Проц сидит на PLB шине двумя мастерами один под инструкции другой под данные,
цепляете к PLB "слайвом" свою реализацию контроллера оперативки, назначаете
адресное пространство и вперед, все делается push button'ом в EDK.
ovs_pavel
Цитата(Mad_max @ Sep 24 2012, 16:00) *
А чем Вас PLB шина не устраивает?
С 440 не работал, только с 405, но думаю разницы нету.
Проц сидит на PLB шине двумя мастерами один под инструкции другой под данные,
цепляете к PLB "слайвом" свою реализацию контроллера оперативки, назначаете
адресное пространство и вперед, все делается push button'ом в EDK.


В доках на xilinx пишут что эта шина более быстрая. К тому же у нее всего десяток сигналов. Просто я с MIPSами работал и их шина (сигналы) показалась похожей на MCI, хотя и мультиплексированная. Ну да ладно. Сейчас посмотрим на PLB.
Для просмотра полной версии этой страницы, пожалуйста, пройдите по ссылке.
Invision Power Board © 2001-2025 Invision Power Services, Inc.