Помощь - Поиск - Пользователи - Календарь
Полная версия этой страницы: FPGA (Spartan) + Microblaze
Форум разработчиков электроники ELECTRONIX.ru > Программируемая логика ПЛИС (FPGA,CPLD, PLD) > Системы на ПЛИС - System on a Programmable Chip (SoPC)
Serb1987
Господа, подскажите пожалуйста кто знает, как пошагово конфигурировать и прошивать ПЛИС? Интересует FPGA-centric system. ISE 14.2. Если конкретизировать вопрос то интересует когда прошивать сам процессор, его bitstream должен быть "вмонтирован" в общий файл прошивки ПЛИС или он прошивается из-под SDK уже поверх прошитого железа?
Прошу прощения за такие вопросы но сам разобраться пока не смог.
telix
На ютубе лежат видео лекции, да и на сайте xilinx.com тоже, как раз то, что Вы хотите, пошагово, чего и как делать.
http://www.xilinx.com/training/embedded/em...blaze-video.htm
Serb1987
Спасибо, но питаю надежду что может все-таки кто-нибудь расскажет.
Mad_max
Цитата(Serb1987 @ Jan 28 2013, 16:51) *
Спасибо, но питаю надежду что может все-таки кто-нибудь расскажет.

100-500 раз обсуждалось тут, пользуйтесь поиском.
Corvus
Цитата(Serb1987 @ Jan 28 2013, 15:50) *
Если конкретизировать вопрос то интересует когда прошивать сам процессор, его bitstream должен быть "вмонтирован" в общий файл прошивки ПЛИС или он прошивается из-под SDK уже поверх прошитого железа?

Можно и так и так. При отладке удобно прям из SDK шить *.bit и *.elf. Когда всё отлажено, можно сделать один *.bit файл из bit, bmm и elf. Либо через интерфейс XPS либо сделать удобный батник вроде такого:
data2mem -bm ваш_файл.bmm -bt ваш_файл.bit -bd ваш_файл.elf tag microblaze_0 -o b результирующий_файл.bit
Serb1987
Благодарю.
Для просмотра полной версии этой страницы, пожалуйста, пройдите по ссылке.
Invision Power Board © 2001-2025 Invision Power Services, Inc.