Помощь - Поиск - Пользователи - Календарь
Полная версия этой страницы: Генератор случайных чисел на FPGA
Форум разработчиков электроники ELECTRONIX.ru > Программируемая логика ПЛИС (FPGA,CPLD, PLD) > Работаем с ПЛИС, области применения, выбор
Serega Doc
Натолкнулся на следующий документ
http://www.altera.com/literature/wp/wp_m2dsgn.pdf

Возник вопрос как внутри FPGA реализовать RNG без применения батареек.

Обычно нужно нужно хранить предыдущее значение для расчета следующего. А если выключить питание то не о каком хранении предыдущего значения не может быть и речи.

Скажем CPLD (MAX II) в своем составе содержит FLASH память там можно реализовать RNG но генерация каждого следующего случайного числа должно проводится в FPGA. Иначе один раз считываем последовательность между обвеской и FPGA и постоянно подаем ее на FPGA - все работает (устройство скопированно)

Кто сталкивался с этим вопросом?
Builder
Как-то обсуждали, мож подойдёт:
http://www.telesys.ru/wwwboards/vhdl/32/messages/9079.shtml
Кстати, а сколько раз пользовательскую память в MAXII можно перепраграммить? Не 100 раз случайно?
Для просмотра полной версии этой страницы, пожалуйста, пройдите по ссылке.
Invision Power Board © 2001-2025 Invision Power Services, Inc.