Натолкнулся на следующий документ
http://www.altera.com/literature/wp/wp_m2dsgn.pdf
Возник вопрос как внутри FPGA реализовать RNG без применения батареек.
Обычно нужно нужно хранить предыдущее значение для расчета следующего. А если выключить питание то не о каком хранении предыдущего значения не может быть и речи.
Скажем CPLD (MAX II) в своем составе содержит FLASH память там можно реализовать RNG но генерация каждого следующего случайного числа должно проводится в FPGA. Иначе один раз считываем последовательность между обвеской и FPGA и постоянно подаем ее на FPGA - все работает (устройство скопированно)
Кто сталкивался с этим вопросом?