Помощь - Поиск - Пользователи - Календарь
Полная версия этой страницы: Cyclone V, DDR3 и левые пины
Форум разработчиков электроники ELECTRONIX.ru > Программируемая логика ПЛИС (FPGA,CPLD, PLD) > Работаем с ПЛИС, области применения, выбор
torik
Есть Cyclone V, банки 7,8 заняты под DDR3, питание 1.35В. Соответвствтсвтсвенно, пинам назначено SSTL-135.

1) Хотелось бы задействовать часть свободных пинов на выход, но квартус выдает ошибку. Где написано, можно ли вообще это сделать?

2) Квартус позволяет назначить пины как входы, опять же только SSTL-135. Кто-нибудь пробовал, нормально это будет работать, если на пин будут приходить сигналы в стандарте типа обычного чмос 1.35В с обычного преобразователя уровней?




okela
А как это у Вас DDR3-память работает при питании 1,35В ? По всем даташитам ей вроде как минимум требуется 1,425В, а лучше - 1,5В. Или это про VCCIO_78 ?
И чтоб два раза не вставать у меня попутно тоже вопрос по теме: входы Циклона RZQ_0..2 как я понял из даташитов используются для калибровки; нужно ли их использовать, если на память уже подключены резисторы 240 Ом на входы ZQ и как правильно это делать? А то информации по этому вопросу как-то скудненько...
Для просмотра полной версии этой страницы, пожалуйста, пройдите по ссылке.
Invision Power Board © 2001-2025 Invision Power Services, Inc.