Помощь - Поиск - Пользователи - Календарь
Полная версия этой страницы: Непраильно работает сгенерированный FIFO
Форум разработчиков электроники ELECTRONIX.ru > Программируемая логика ПЛИС (FPGA,CPLD, PLD) > Работаем с ПЛИС, области применения, выбор
tttt
Добрый день!

Неправильно работает сгенерированная фифошка. В квартусе 9.0 сгенерировал фифо для FLEX10KE, чтение и запись в фифо происходит по различным клокам , которые не синхронизированы. Проблема в том, что чтение из фифо происходит не по первому клоку, а по 7ому..
Подскажите, пожалуйста, в чем может быть причина такого поведения?

Код
module FIFOtest(
      inputData,
      outputData,
      wrclk,
      rdclk,
      wrreq,
      rdreq,
      wrusedw
);

input[15:0] inputData;
input wrclk, rdclk, wrreq,  rdreq;
output[15:0] outputData;
output[7:0] wrusedw;

FIFO FIFO_Rx(
   .data(inputData),
   .rdclk(rdclk),
   .rdreq(rdreq),
   .wrclk(wrclk),
   .wrreq(wrreq),
   .q(outputData),
   .rdempty(),
   .wrfull(),
   .wrusedw(wrusedw)
);


Нажмите для просмотра прикрепленного файла
Timmy
Всё правильно работает. Несколько тактов чтения требуется для надёжной синхронизации счётчиков записи и чтения FIFO .
tttt
Цитата(Timmy @ Jul 9 2013, 08:44) *
Всё правильно работает. Несколько тактов чтения требуется для надёжной синхронизации счётчиков записи и чтения FIFO .

Судя по сгенерированным диаграммам работает всё же неправильно:

Нажмите для просмотра прикрепленного файла
Кнкн
Цитата(tttt @ Jul 9 2013, 08:59) *
Судя по сгенерированным диаграммам работает всё же неправильно:

Нажмите для просмотра прикрепленного файла


Клоки стоит подавать непрерывно.
Иначе неправильно работают ресинхронизаторы.
tttt
Цитата(Кнкн @ Jul 9 2013, 09:17) *
Клоки стоит подавать непрерывно.
Иначе неправильно работают ресинхронизаторы.


Спасибо, все работает как должно.

То есть установить сигналы rdreq и rwreq в 1, а запись и чтение производить по произвольным сигналам wrclk и rdclk не получится?
andrew_b
Цитата(tttt @ Jul 9 2013, 10:51) *
То есть установить сигналы rdreq и rwreq в 1, а запись и чтение производить по произвольным сигналам wrclk и rdclk не получится?
Нет, клоки должны быть непрерывны.
Для просмотра полной версии этой страницы, пожалуйста, пройдите по ссылке.
Invision Power Board © 2001-2025 Invision Power Services, Inc.