Помощь - Поиск - Пользователи - Календарь
Полная версия этой страницы: DSP Block
Форум разработчиков электроники ELECTRONIX.ru > Программируемая логика ПЛИС (FPGA,CPLD, PLD) > Работаем с ПЛИС, области применения, выбор
bychkov_vladimir
Добрый день !
столкнулся с проблемой реализации двух независимых умножителей 18х18 в пределах одного блока DSP Cyclone V.
Документ Enabling High-Performance DSP
Applications with Arria V or Cyclone V
Variable-Precision DSP Blocks гласит о том, что это можно сделать. При синтезе и разводке моего проекта получается что под каждый умножитель отводиться один блок ДСП. проблема решается через Logic lock, но в общем в проекте около 600 подобных умножителей и каждому назначать свой блок ДСП весьма долго.
Что подскажете ? Спасибо заранее за ответ.
o_khavin
Цитата(bychkov_vladimir @ Nov 19 2013, 16:49) *
Добрый день !
столкнулся с проблемой реализации двух независимых умножителей 18х18 в пределах одного блока DSP Cyclone V.
Документ Enabling High-Performance DSP
Applications with Arria V or Cyclone V
Variable-Precision DSP Blocks гласит о том, что это можно сделать. При синтезе и разводке моего проекта получается что под каждый умножитель отводиться один блок ДСП. проблема решается через Logic lock, но в общем в проекте около 600 подобных умножителей и каждому назначать свой блок ДСП весьма долго.
Что подскажете ? Спасибо заранее за ответ.

Чаще всего так получается, когда умножители живут в разных модулях. Если есть возможность сгруппировать умножители попарно в одном модуле, то может помочь.

Если группировка не поможет, можно вставить в явном виде готовый примитив (мегамодуль, или как он там зовётся у Альтеры) из двух умножителей в одном DSP-слайсе. Если такое бывает - я не в курсе, давно с ней не работал.
Для просмотра полной версии этой страницы, пожалуйста, пройдите по ссылке.
Invision Power Board © 2001-2025 Invision Power Services, Inc.