Помощь - Поиск - Пользователи - Календарь
Полная версия этой страницы: Cyclone V + EPCQ(EPCS)
Форум разработчиков электроники ELECTRONIX.ru > Программируемая логика ПЛИС (FPGA,CPLD, PLD) > Работаем с ПЛИС, области применения, выбор
Serb1987
Подскажите как можно осуществить доступ к ногам микрухи? Режим ASx4, EPCQ256, во вкладке "Dual purpose pin" ножек CSO, data(0-4), DCLK - не нашел, спасибо за любую инфу
Kuzmi4
2 Serb1987
А никак нельзя в С5 этого сделать в "юзер-моде". Вот вам наводящий материал, так сказать для затравки cool.gif
Или ставьте компонент из Qsys или мега-функцию "cyclonev_asmiblock".
Вот такой вот подарок индусы нам сделали maniac.gif
Там и симуляция этого дела "красиво" выглядит ..
Serb1987
altasmi-parallel не годится так как частота ограничена величиной в 25МГц, а мне надо бы поболее, ну да ладно, буду искать другой путь. Спасибо большое!
EugeneS
QUOTE (Kuzmi4 @ Feb 5 2014, 20:08) *
2 Serb1987
А никак нельзя в С5 этого сделать в "юзер-моде". Вот вам наводящий материал, так сказать для затравки cool.gif
Или ставьте компонент из Qsys или мега-функцию "cyclonev_asmiblock".
Вот такой вот подарок индусы нам сделали maniac.gif
Там и симуляция этого дела "красиво" выглядит ..


Да уж... А может поможет Enable user-supplied start-up clock (CLKUSR)?
У так Xilinx'a прокатывало.

Kuzmi4
2 EugeneS
а вы не могли бы детальнее расказать про идею ?
Serb1987
Дело в том что чисто экспериментальным путем было выявлено что altasmi_parallel работает и на 70МГц вместо заявленных в мануале 25(хотя толком еще не протестил, немного позже отпишусь по результатам), но правда на 100 уже не работает, короче сплошная деза)) А за советы спасибо.
EugeneS
QUOTE (Kuzmi4 @ Feb 6 2014, 17:45) *
2 EugeneS
а вы не могли бы детальнее расказать про идею ?


Если про Xilinx, то был реальный проект. Вставлялся STARTUPE2 и через него
а user mode рулил клоком.

У Cyclone V похоже все печальней, но кроме

Active serial clock source:
Keyword: active_serial_clock
Settings: "20 MHz internal oscillator" | "40 MHz internal oscillator" | "CLKUSR"

остается еще

Enable input tri-state on active configuration pins in user mode:
Allows you to tri-state active serial configuration pins in the Active Serial mode. This option tri-states the DCLK, nCSO, Data[0], and Data[1]/ASDO pins.
Keyword: tri_state_spi_pins

Для просмотра полной версии этой страницы, пожалуйста, пройдите по ссылке.
Invision Power Board © 2001-2025 Invision Power Services, Inc.