QUOTE (Kuzmi4 @ Feb 6 2014, 17:45)

2 EugeneS
а вы не могли бы детальнее расказать про идею ?
Если про Xilinx, то был реальный проект. Вставлялся STARTUPE2 и через него
а user mode рулил клоком.
У Cyclone V похоже все печальней, но кроме
Active serial clock source:
Keyword: active_serial_clock
Settings: "20 MHz internal oscillator" | "40 MHz internal oscillator" | "CLKUSR"
остается еще
Enable input tri-state on active configuration pins in user mode:
Allows you to tri-state active serial configuration pins in the Active Serial mode. This option tri-states the DCLK, nCSO, Data[0], and Data[1]/ASDO pins.
Keyword: tri_state_spi_pins