Помощь - Поиск - Пользователи - Календарь
Полная версия этой страницы: DDR2 ошибка в Hyperlynx
Форум разработчиков электроники ELECTRONIX.ru > Печатные платы (PCB) > Работаем с трассировкой
ArtemSS
Всем привет!
Помогите пожалуйста, есть два вопроса по моделированию DDR2 в Hyperlynx.
1. В результате тестирования трассировки в файле DDR_report_SI_measurements_Typ все время ошибка Differential Crossover Limits [Pass/Fail] на линии CLK_P (положительный клок). Что значит эта ошибка?

2. Что значит пункт clock-to-strobe skew timing?
Александр Карась
1.посмотрите, как выглядит сигнал. Скорее всего сгде-то большой стаб, либо один из согласующих резисторов расположен несимметрично по отношении к другому.
2. тайминговая модель стандартная Jedec-овская? Ее вообщем-то нельзя использовать, надо под каждый контроллер делать свою модель по данным даташита. И под нужную скорость. Мне кажется отсюда ноги растут.
KostyantynT
Цитата(ArtemSS @ Jul 29 2014, 15:51) *
Всем привет!
Помогите пожалуйста, есть два вопроса по моделированию DDR2 в Hyperlynx.
1. В результате тестирования трассировки в файле DDR_report_SI_measurements_Typ все время ошибка Differential Crossover Limits [Pass/Fail] на линии CLK_P (положительный клок). Что значит эта ошибка?

2. Что значит пункт clock-to-strobe skew timing?

Если стоит терминатор, проверьте правильность его значения в Hyperlynx->Модель
Для просмотра полной версии этой страницы, пожалуйста, пройдите по ссылке.
Invision Power Board © 2001-2025 Invision Power Services, Inc.