Помощь - Поиск - Пользователи - Календарь
Полная версия этой страницы: Реконфигурация Cyclone IV PLL
Форум разработчиков электроники ELECTRONIX.ru > Программируемая логика ПЛИС (FPGA,CPLD, PLD) > Работаем с ПЛИС, области применения, выбор
DmitryR
Нигде не могу найти информации, из каких соображений выбрать параметры Loop Filter у PLL. Пока поставил фиксированные, какие сгенерировал визард для начальной конфигурации. Но что-то мне подсказывает, что в широком диапазоне частот VCO это нормально работать не будет.
vadimuzzz
А какая связь между диапазоном частот и шириной петлевого фильтра? Я так понимаю, что вы выбираете компромисс джиттер/время_захвата_фапч.
DmitryR
Я конечно не специалист по PLL, но мне думается, что если бы выбор был таким - визард позволял бы это выбрать вручную. А так он эти параметры ставит сам, по каким-то неведомым алгоритмам.
vadimuzzz
Цитата(DmitryR @ Oct 20 2014, 13:34) *
если бы выбор был таким - визард позволял бы это выбрать вручную.

Он и позволяет. Вот и производитель пишет:
Цитата
Programmable Bandwidth
The PLL bandwidth is defined as the ability of the PLL to track the input clock and jitter. The bandwidth is measured by the -3dB frequency of the closed-loop gain in the PLL, or approximately the unity gain point of the PLL open loop response.
(http://www.altera.com/literature/ug/ug_altpll.pdf)

В любом случае, на петлевой фильтр сигнал поступает уже после всех делителей (визард же не даст создать комбинацию делителей, которая не приведет к захвату фапч) и фазового детектора. На частоте vco (диапазон 600-1300 МГц для Ц4) работает только N-делитель. Не дает играться с петлевым фильтром визард, ЕМНИП только в случае, если задействована опция "Spread spectrum"
Для просмотра полной версии этой страницы, пожалуйста, пройдите по ссылке.
Invision Power Board © 2001-2025 Invision Power Services, Inc.