Помощь - Поиск - Пользователи - Календарь
Полная версия этой страницы: MG Expedition ликбез ...
Форум разработчиков электроники ELECTRONIX.ru > Печатные платы (PCB) > Разрабатываем ПП в САПР - PCB development > Mentor-ExpeditionPCB
Страницы: 1, 2, 3, 4, 5, 6, 7, 8, 9, 10, 11, 12, 13, 14, 15, 16, 17, 18, 19, 20, 21, 22, 23, 24, 25, 26, 27, 28, 29, 30, 31, 32, 33, 34, 35, 36, 37, 38, 39, 40, 41, 42, 43, 44, 45, 46, 47, 48, 49, 50, 51, 52, 53, 54, 55, 56, 57, 58, 59, 60, 61, 62, 63, 64, 65, 66, 67, 68, 69, 70, 71, 72, 73, 74, 75, 76, 77, 78, 79, 80, 81
KostyantynT
Добрый день. Потребовалось отдать плату, разведенную в Expedition на ревью. Там требуют плату в PADS. Сходу не нашел трансляторов. Как лучше это сделать?
Сорри уже нашел. http://www.basicae.com/System/Upjpeg/2013102412164273499.pdf
pikar
Если баян, то извините.
Есть радиатор. Надо его сделать как полноценный компонент - т.е. и на схеме и на плате. Электрических пинов он не имеет, поэтому на схеме только одна картинка.
Проблема: не могу привязать Mechanical cell к Part. Знаю, что это можно сделать через Package cell, но не хочется ради этого искусственно вводить пины.
kappafrom
при подготовке файлов к автоматическому монтажу возник вопрос:
можно ли в Менторе получить полноценный PickAndPlace файл?
Ais или qnf файлы не содержат value - номинала значения компонента, так как это значение является атрибутом схематического редактора, а экспорт мануфактурных файлов идет из Expedition напрямую (насколько я понимаю).
A.Lex
У меня абсолютно ламерский вопрос: как в EE7.9.5 вместо DxDesigner запустить Design Capture?
fill
Цитата(kappafrom @ May 10 2016, 10:27) *
при подготовке файлов к автоматическому монтажу возник вопрос:
можно ли в Менторе получить полноценный PickAndPlace файл?
Ais или qnf файлы не содержат value - номинала значения компонента, так как это значение является атрибутом схематического редактора, а экспорт мануфактурных файлов идет из Expedition напрямую (насколько я понимаю).

Нажмите для просмотра прикрепленного файла

Цитата(A.Lex @ May 10 2016, 11:42) *
У меня абсолютно ламерский вопрос: как в EE7.9.5 вместо DxDesigner запустить Design Capture?


Инсталлировать еще и DC7.9.5
A.Lex
Цитата(fill @ May 11 2016, 11:42) *
Инсталлировать еще и DC7.9.5

Спасибо!
kappafrom
fill, спасибо!
Inpharhus
Случайно удалил на плате переходные отверстия под термальными падами компонентов. Есть ли какой-то быстрый способ их вернуть? Ни forward annotation, ни переупаковка проекта не помогают.
Serg812
Цитата(Inpharhus @ May 13 2016, 10:57) *
Случайно удалил на плате переходные отверстия под термальными падами компонентов. Есть ли какой-то быстрый способ их вернуть? Ни forward annotation, ни переупаковка проекта не помогают.

Если via были сделаны в составе Cell, то можно выполнить ECO - Replace Cell - Reset.
Inpharhus
Цитата(Serg812 @ May 13 2016, 11:30) *
Если via были сделаны в составе Cell, то можно выполнить ECO - Replace Cell - Reset.

Огромное спасибо!
Harry
QUOTE (Serg812 @ May 13 2016, 11:30) *
Если via были сделаны в составе Cell, то можно выполнить ECO - Replace Cell - Reset.

Кстати, помогает и с еще одной проблемой - пропадание Value при добавлении компонентов в схему с последующим Forward Annotate.
http://electronix.ru/forum/index.php?act=f...amp;pid=1390954
kappafrom
здравствуйте! есть ли в ExpeditionPCB способ автоматизированно "подровнять" уже выполненную трассировку, чтобы минимизировать количество изгибов трасс и их длину, то есть "мягко" оптимизировать трассировку, не разрушая ее (сохраняя путь трасс по слоям)?
SII
А принудительный Gloss не исправляет в достаточной мере? (выделить все трассы в режиме разводки, нажав Ctrl-A, и потом, если не изменяет память, F11 -- и, возможно, повторить это несколько раз)
kappafrom
кажется то что нужно! спасибо!
kappafrom
обновляю любой зазор в CES - при закрытии выдается ошибка и ExpeditionPCB закрывается:
Нажмите для просмотра прикрепленного файла
что пошло не так? помогите, пожалуйста!
fill
Цитата(kappafrom @ May 24 2016, 13:00) *
обновляю любой зазор в CES - при закрытии выдается ошибка и ExpeditionPCB закрывается:
Нажмите для просмотра прикрепленного файла
что пошло не так? помогите, пожалуйста!


Попробуйте запустить диагностику в CES.
kappafrom
Два типа ошибки:

Test: Differential pair with two electrical nets
Error 1228: Inconsistent topology definition for differential pair LV_C_D9+,LV_C_D9-

Test: Physical net topology
Error 6406: Physical net LV_B_D14- has ordered topology but it has no FromTos objects.

так, ошибки исправил - при выходе из CES вылетает с той же ошибкой.

на другой машине этот проект вылетает так же. очень старые бэкапы проекта такой проблемы не имеют, но к ним откатиться не представляется возможным.
что-то сломалось и это что-то ооочень бы хотелось починить, помогите, пожалуйста
fill
Цитата(kappafrom @ May 24 2016, 13:26) *
Два типа ошибки:

Test: Differential pair with two electrical nets
Error 1228: Inconsistent topology definition for differential pair LV_C_D9+,LV_C_D9-

Test: Physical net topology
Error 6406: Physical net LV_B_D14- has ordered topology but it has no FromTos objects.

так, ошибки исправил - при выходе из CES вылетает с той же ошибкой.

на другой машине этот проект вылетает так же. очень старые бэкапы проекта такой проблемы не имеют, но к ним откатиться не представляется возможным.
что-то сломалось и это что-то ооочень бы хотелось починить


Выложите проект - посмотрю что можно сделать.
kappafrom
в результате заливки сигнальных слоев полигонами земли образовалось несколько областей, где DRC указывает plane island violation. Насколько критично не устранять островки перед производством платы, к чему это может привести? Есть ли автоматизированный способ в менторе, чтобы их удалить, не изменяя зазоры?
Нажмите для просмотра прикрепленного файла
fill
Цитата(kappafrom @ May 25 2016, 18:22) *
в результате заливки сигнальных слоев полигонами земли образовалось несколько областей, где DRC указывает plane island violation. Насколько критично не устранять островки перед производством платы, к чему это может привести? Есть ли автоматизированный способ в менторе, чтобы их удалить, не изменяя зазоры?


Островки могут работать как антены
Нажмите для просмотра прикрепленного файла
kappafrom
спасибо!
3.14
EE7.9.5 должен жить под Win10?
Поставил, с наскоку не работает ...
fill
Цитата(3.14 @ May 30 2016, 20:18) *
EE7.9.5 должен жить под Win10?
Поставил, с наскоку не работает ...


Официально нет. Но у меня вроде работал без проблем.
EvilWrecker
Здравствуйте,

Вопрос тянется из этой темы - есть схема сделанная в DxDesigner, сильно надо перекинуть ее в Design Entry CIS/Orcad: не смог открыть даже проект, DxDesigner(VX 1.2) пишет что:

Код
Trying to open 'Netlist' project.

This flow is not supported in the current install


Как вообще открыть его? Можно ли хотя бы вытянуть библиотеки символов?
fill
Цитата(EvilWrecker @ Jun 2 2016, 18:33) *
Здравствуйте,

Вопрос тянется из этой темы - есть схема сделанная в DxDesigner, сильно надо перекинуть ее в Design Entry CIS/Orcad: не смог открыть даже проект, DxDesigner(VX 1.2) пишет что:

Код
Trying to open 'Netlist' project.

This flow is not supported in the current install


Как вообще открыть его? Можно ли хотя бы вытянуть библиотеки символов?


В 32-битной версии откроется.
Нажмите для просмотра прикрепленного файла
EvilWrecker
Цитата(fill @ Jun 3 2016, 09:51) *


Огромное Вам спасибо beer.gif - попробую в 32х битной

UPDATE: Смог открыть в 32х битной версии- оглядываясь на упомянутую выше проблему хочется переспросить: как правильно заимпортировать хотя бы схемные символы(а лучше и всю схему)? Неужели нужен будет внешний транслятор?
bamgran
Добрый день всем, добрый день Fill.
На входе у меня была схема в Аллегро, и сделанная по ней топология в Менторе.
Импортировал схему, получил библиотеку символов.
Из топологии сделал библиотеку посадочных мест, взял её за основу, добавил недостающую информацию из символьной.
Пытаюсь сделать упаковку схемы с итоговой библиотекой, пишет для всех символов подобное:

Visit message location ERROR: Block schematics, Page 2, Symbol $2I2957:
The required symbol is not in the Parts DataBase.
This is a schematics:resistor symbol
with a reference designator R85
plus a (null) Part label and a (null) Part name
using Part number 6309.


Привязка же идет по Part Number? Проверил, в библиотеке нужные Numbers с нужными символами.
Почему продолжает ссылаться на DataBase?
bamgran
С этим моментом разобрался: были различные названия partition для символов в схеме и новой библиотеке.
fill
Цитата(EvilWrecker @ Jun 3 2016, 16:36) *
Огромное Вам спасибо beer.gif - попробую в 32х битной

UPDATE: Смог открыть в 32х битной версии- оглядываясь на упомянутую выше проблему хочется переспросить: как правильно заимпортировать хотя бы схемные символы(а лучше и всю схему)? Неужели нужен будет внешний транслятор?


Этот вопрос надо задавать представителям cadence. Мы импортируем их файлы без проблем.
kappafrom
подскажите, пожалуйста, как увеличить радиус скругления полигонов питания (plane shape)?
EvilWrecker
Цитата(fill @ Jun 6 2016, 15:28) *
Этот вопрос надо задавать представителям cadence. Мы импортируем их файлы без проблем.


Премного Вам благодарен за исчерпывающий ответ beer.gif Видать придется повозиться основательно.
Uree
С момента начального вопроса можно было уже десяток FPGA нарисовать...
EvilWrecker
Цитата(Uree @ Jun 7 2016, 21:29) *
С момента начального вопроса можно было уже десяток FPGA нарисовать...


Так я и нарисовал biggrin.gif Не десяток конечно- но целевую плис из темы которую вы упоминаете точно, и еще компонентов до кучи. Однако есть еще что рисовать(то что есть в дхдизайнере)- а мне лень. Да и торопиться некуда.
KostyantynT
Добрый день,
Вот наконец решил для себя прояснить вопрос о генерации BOM из Expedition PCB Variant manager. Включаю в генерацию свои Central library properties (например $(Description)). Все хорошо, но если в боме 10 конденсаторов одного типа и с разными RefDes , то в бом включается их десять описаний. Как этого избежать?
dmitry-tomsk
Цитата(cioma @ Jun 6 2007, 19:23) *
Т.е. в ветке Parts в Central Library, в соответствующих разделах, должны быть прописаны отдельные part для, например, всех необходимых номиналов резисторов (в комбинации с допуском, ТКС итп), верно? И, соответственно, DxDataBook избавляет от избыточности в разделах symbol и cell, но part должен быть уникальным, так? В общем, логичный подход...

В таком случае, для связи хотелось бы использовать corporate partnumber (=DEVICE), а не manufacturer partnumber. Соответственно, необходимо разработать формат corporate partnumber. Есть ли рекомендации по этому поводу, или кто-нибудь может поделиться своим устоявшимся форматом? Конечно, есть формат для ODA library, но хотелось бы иметь corporate partnumber, состоящий только из цифр и дефисов. Разработать формат не проблема и самому, но велика вероятность что-либо упустить на начальном этапе sm.gif

Сообщение старое, но всё же.

Чтобы не плодить и Parts, можно unique id поле сделать под manufacturer part number, далее part number сделать только одно - например R0805 => связка R + 0805? И спокойно использовать базы данных с сайтов производителей в DxDatabook?
a-re-ja
Добрый день, коллеги. Подскажите пожалуйста, как можно схему из DxDesigner(Update 23 for EE7.9.5) экспортировать в dxf?
makc
Цитата(a-re-ja @ Jun 30 2016, 15:54) *
Добрый день, коллеги. Подскажите пожалуйста, как можно схему из DxDesigner(Update 23 for EE7.9.5) экспортировать в dxf?


Напрямую, на сколько я знаю, нет. Мы в свое время делали это через маршрут DxDesigner->PDF->DXF. Но потом проще оказалось подготавливать схемы сразу в DxDesigner и делать полноценные PDF, не требующие дальнейшей доработки.
Hexel
Почему Designer сразу не присваивает RefDes компонентам? вместо этого он обозначает их со знаком вопроса, типа потом напишешь сам: T?, U?, Q?

и как сделать автоматическую перенумерацию?
Hexel
При копировании участка схемы, копируются названия локальных и глобальных цепей, так что получается они закорочены? можно настроить так, чтобы локальным цепям давалось другое имя, а глобальные оставались?
fill
Цитата(Hexel @ Jul 2 2016, 20:01) *
При копировании участка схемы, копируются названия локальных и глобальных цепей, так что получается они закорочены? можно настроить так, чтобы локальным цепям давалось другое имя, а глобальные оставались?


Setup>Settings>Advanced галочка Unique names on copy

Цитата(Hexel @ Jul 2 2016, 18:57) *
Почему Designer сразу не присваивает RefDes компонентам? вместо этого он обозначает их со знаком вопроса, типа потом напишешь сам: T?, U?, Q?

и как сделать автоматическую перенумерацию?


Tools>Package
Hexel
Спасибо! Правда ответы только добавили вопросов. Упаковка проекта не происходит, он не может найти компоненты в PDB. как просмотреть PDB и что именно это такое я не понял, хотя приложил все усилия. Изначально библиотека и схема импортирована из пкада, с предварительно импортированными посадочными местами. гляньте лог упаковщика, может что то подскажете. также прилагаю проект в целом, версия EEVX1.2. ну и скажу так, на Экспедишн перехожу чисто ради удобного разводчика. Разводить планирую силовую электронику, в связке с микроконтроллерным упрравлением, поэтому если есть более удачные КАДы для этого, я с удовольствием выслушаю. Ментор видимо - это выбор плисоводов)
Нажмите для просмотра прикрепленного файла
Нажмите для просмотра прикрепленного файла
fill
Цитата(Hexel @ Jul 3 2016, 15:38) *
Спасибо! Правда ответы только добавили вопросов. Упаковка проекта не происходит, он не может найти компоненты в PDB. как просмотреть PDB и что именно это такое я не понял, хотя приложил все усилия. Изначально библиотека и схема импортирована из пкада, с предварительно импортированными посадочными местами. гляньте лог упаковщика, может что то подскажете. также прилагаю проект в целом, версия EEVX1.2. ну и скажу так, на Экспедишн перехожу чисто ради удобного разводчика. Разводить планирую силовую электронику, в связке с микроконтроллерным упрравлением, поэтому если есть более удачные КАДы для этого, я с удовольствием выслушаю. Ментор видимо - это выбор плисоводов)
Нажмите для просмотра прикрепленного файла
Нажмите для просмотра прикрепленного файла


Проблема может быть в несовпадении данных схемы с данными в ЦБ.
Компонент - это Part Number (сокращенно\физически PDB) содержит ссылку на символ и раздел в котором он должен содержаться в ЦБ. Упаковщик пользуется этой информацией при обработке схемы - в том числе сравнивает записи на схеме и в ЦБ. Скорее всего на схеме у символа написано Partition=P150606_PCB_Driver, а в ЦБ внутри PDB указан другой раздел ЦБ.
Например: Есть символ CAP, на схеме у него Partition=P150606_PCB_Driver, а в ЦБ внутри PDB указан предположим Discrete. Соответственно в данном случае надо исправлять или схему или PDB.

Самый просто способ избегать таких ситуаций в последствии это:
- создать новую пустую ЦБ
- создать проект и подключить к нему эту ЦБ
- импортировать схему, при это в ЦБ создастся раздел символов и раздел PDB с именем импортируемой схемы, и в эти разделы соответственно запишутся символы и PDB (с правильными ссылками на символы).
- и последнее это конвертируем\делаем посадочные места и импортируем их в соответствующие PDB
dm_mur
Цитата(a-re-ja @ Jun 30 2016, 15:54) *
Добрый день, коллеги. Подскажите пожалуйста, как можно схему из DxDesigner(Update 23 for EE7.9.5) экспортировать в dxf?


Экспортируем в eDxD (File-Export-eDxD Shematic)
Далее втягиваем в CAMCAD и уже оттуда экспорт в DXF.
cniism
Добрый день. Столкнулся в Xpedition xPCB Layout (версия VX.1.2) о следующим моментом: Имеется на плате цепь ($12N6642), при выделении на принципиальной схеме (в xDX Designer)
она подсвечивается в Xpedition xPCB Layout. Но при этом в среде Xpedition xPCB Layout её невозможно выделить и соответственно ничего с ней сделать.
Использование утилиты: SetFixedAndLockedToLocked.vbs не помогло. Не подскажите как можно с этим побороться?



dm_mur
Цитата(cniism @ Jul 11 2016, 10:37) *
Добрый день. Столкнулся в Xpedition xPCB Layout (версия VX.1.2) о следующим моментом: Имеется на плате цепь ($12N6642), при выделении на принципиальной схеме (в xDX Designer)
она подсвечивается в Xpedition xPCB Layout. Но при этом в среде Xpedition xPCB Layout её невозможно выделить и соответственно ничего с ней сделать.
Использование утилиты: SetFixedAndLockedToLocked.vbs не помогло. Не подскажите как можно с этим побороться?


Она не запрещена Net Filter 'ом?
cniism
Цитата(dm_mur @ Jul 11 2016, 09:58) *
Она не запрещена Net Filter 'ом?

Нет. Не запрещена. Проверял. Но проблему решил. На схеме удалил. Провел прямую аннотацию. И тогда она стала доступна для редактирования в редакторе печатной платы.
Ну а потом заново восстановил. Вот только так не всегда удобно делать. sad.gif.
Hexel
Есть хорошие добрые книжки по экспедишн? наподобие книжки Уварова Пкад плюс Спектра. очень понятно написано. от талмуда тоже не откажусь. на фтп ничего не нашел. видосы прикольные, но мне бы пополнее руководство, начиная с азов. английскоязыковый барьер не проблема, а даже решение
cniism
Посмотри: ..\MentorGraphics\EEVX.1.2\SDD_HOME\Documentation\Xpedition_Evaluation\
fill
Цитата(Hexel @ Jul 11 2016, 14:17) *
Есть хорошие добрые книжки по экспедишн? наподобие книжки Уварова Пкад плюс Спектра. очень понятно написано. от талмуда тоже не откажусь. на фтп ничего не нашел. видосы прикольные, но мне бы пополнее руководство, начиная с азов. английскоязыковый барьер не проблема, а даже решение

Тыц
Hexel
fill

We're sorry, but something went wrong.
If you are the application owner check the logs for more information.

а зарегался, но мегратек скачать ничего не даеть
Для просмотра полной версии этой страницы, пожалуйста, пройдите по ссылке.
Invision Power Board © 2001-2024 Invision Power Services, Inc.