Помощь - Поиск - Пользователи - Календарь
Полная версия этой страницы: Реальная скорость DDR2/DDR3 контроллера памяти у Kintex7 (-3)
Форум разработчиков электроники ELECTRONIX.ru > Программируемая логика ПЛИС (FPGA,CPLD, PLD) > Работаем с ПЛИС, области применения, выбор
monty
Здравствуйте, коллеги.
Новый дизайн замаячил на горизонте. Требуется максимально возможная скорость DDR3 (3- потому что легкодоступна, K-7 потому что относительно недорог).

У меня сейчас ISE 14.5. MIG v.1.9. Попробовал сгенерить - пишет что макс. клоки 666.67MHz для K-7 xc7k70t-3fbg676c.
Эти...эти...хм, хилинхи, везде пишут что можно как минимум существенно больше.

Какая скорость DDR3 памяти реально достижима для Kintex-7 (ну или уж для Artix-7)? У кого сколько получилось?
AJIEKCEu
933 МГц, при условии использования HP_IO банков и AUX_IO=2.0V.
Реально гоняли на 800 МГц.

Это для Kintex.

Для Artix точно не скажу.

--Добавлено через минуту.
Возможно вам мешает fbg корпус. Попробуйте ffg
TRILLER
При работе на 1/4 страницы можно выжать около 43 Гбит/с в каждую сторону. Т.е. суммарно около 85. На 933 МГц реально работает.
1/2 страничная и постраничная работа существенного прироста не дают.
93 - 94 Гбит/c - потолок.
warrior-2001
Вы только уточняйте, сколько линий на шине данных. 94 ГБита на линию - многовато что-то. Доступ линейный?
Я мало работал с Xilinx, но у Altera есть документ, где указано, как именно рассчитывается пропускная способность. Приведена только DDR2, но DDR3 аналогичо считается.
http://www.altera.com/literature/wp/wp_ddr..._efficiency.pdf

Возможно есть похожие документы и для Xilinx.
Для просмотра полной версии этой страницы, пожалуйста, пройдите по ссылке.
Invision Power Board © 2001-2025 Invision Power Services, Inc.