Подключаю ATSAM4SA16BA к батарейке на частоте SCLK 32кГц - потребляет 1мА.
Перевожу на PLLA 70МГц - 12мА.
Возвращаю на SCLK 32кГц - 6мА.
Причем ниже этих 6мА уже не спуститься. Он и на PLLA 7МГц потребляет 6мА, и на SCLK 500Гц.
Можно переферию включать или не включать, можно уходить в sleep, усыплять флеш и отключать осцилятор - будут 6мА.
Удавалось, кому-либо, добиться малого потребления подобного камня и каким способом?
"
DIVA: PLLA Front_End Divider
0: Divider output is stuck at 0 and PLLA is disabled.
1: Divider is bypassed (divide by 1) PLLA is enabled
2 up to 255 = clock is divided by DIVA
MULA: PLLA Multiplier
0: The PLLA is deactivated (PLLA also disabled if DIVA = 0).
4 up to 62 = The PLLA Clock frequency is the PLLA input frequency multiplied by MULA + 1."
Рискну предположить: тактирование переключалось не на PLL, а PLL оставалась работающей. Да?