Помощь - Поиск - Пользователи - Календарь
Полная версия этой страницы: Ошибка Alignment trap при записи данных через HPS-to-FPGA
Форум разработчиков электроники ELECTRONIX.ru > Программируемая логика ПЛИС (FPGA,CPLD, PLD) > Системы на ПЛИС - System on a Programmable Chip (SoPC)
Nitrex
Здравствуйте. Решил собрать и запустить проект на отладочной плате Arrow SoCKit Evaluation Board, описанный в этой статье http://habrahabr.ru/company/metrotek/blog/248145/. Возникла следующая проблема: при выполнении команды ./mem.o 0xC0000002 0x3fd6200 (0x3fd6200 - взят из вывода утилиты phys_addr) выводится сообщение "Alignment trap: mem (193) PC=0x0000862e Instr=0x601a Address=0x76f72002 FSR 0x811", и система наглухо зависает. В чем может быть проблема?
Nitrex
Проблема решилась. Зависание системы происходило по причине того что при импорте qsys - файла не подключилась линия h2f_user0_clock к mm_bridge и clock _bridge. А с ошибкой alignment trap Всё оказалось тоже достаточно просто. При работой с памятью доступны для чтения/записи адреса со смещением +4 ( то есть 0xC0000000, 0xC0000004 и так далее).
Для просмотра полной версии этой страницы, пожалуйста, пройдите по ссылке.
Invision Power Board © 2001-2025 Invision Power Services, Inc.