иметь максимально линейный перенос шкалы времени (тогда это больше отводит в сторону счётчиков, интерполяций, цифровых PLL и т.п., реализующих интегральные подстройки) или же чёткое квитирование прохождения определённых этапов (это ближе к фифо и около того).
В моей голове это одно и то же 
Цитата
MegaVolt, а Вы можете написать - в каких пределах могут быть clk1 и clk2?
В теоретической задаче любыми. И предложенный вариант с кодом грея га 100% удовлетворяет условию 
А в реальном применении откуда родилась теоретическая задача соотношение примерно такое 252MHz +/- 0,1ppm -> 100MHz +/- 50ppm
И что пойдёт в дело не суть важно. Важно то что я лучше понял как работает синхронизатор с кодом грея. За что большое спасибо RobFPGA.
А так же увидел кучу весьма интересных решений этой задачи. За что спасибо всем участникам
