Помощь - Поиск - Пользователи - Календарь
Полная версия этой страницы: Ошибка при добавлении в QSYS рукописного модуля
Форум разработчиков электроники ELECTRONIX.ru > Программируемая логика ПЛИС (FPGA,CPLD, PLD) > Системы на ПЛИС - System on a Programmable Chip (SoPC)
Kapsik
В QSYS собрана система (рис.1), HPS, RAM on-chip и рукописный модуль h2f_reg_avl. Система только из готовых IP собирается без ошибок. При добавлении рукописного модуля, QSYS также без ошибок, но в процессе Analysis & Synthesis вылазит ошибка (рис.2) (Error (10162): Verilog HDL Object Declaration error at hps_sdram_pll.sv(168): can't declare implicit net "pll_dr_clk" because the current value of 'default_nettype is "none"). В модуле hps_sdram_pll.sv цепь pll_dr_clk действительно никак не объявлена, но руками никак не поправить, квартус перегенерирует файл затирая изменения. На alteraforum нашел предложения лечить изменением .sdc файла, изменения внеc, но не помогло.
Кто сталкивался с таким? Какие могут быть причины, как пофиксить?

Среда - Quartus II 15.0 (64-bit). В 14.1 проверял, тоже самое.

Нажмите для просмотра прикрепленного файла
Рис.1


Нажмите для просмотра прикрепленного файла
Рис.2
Vascom
Почему это не получается поправить руками?
Ещё можно попробовать "default_nettype" выставить в wire.
Kapsik
Цитата(Vascom @ Oct 29 2015, 16:40) *
Почему это не получается поправить руками?
Ещё можно попробовать "default_nettype" выставить в wire.

Прописал в шапке топового модуля `default_nettype wire - эффекта нет =(

Хз почему раками не поправить, видимо этот модуль генерится заново при каждой компиляции. Вношу изменения, сохраняюсь, запускаю анализ и синтез, снова ошибка. изменения все потерты.
Vascom
Если это рукописный модуль, то как он может генериться при синтезе?
Kapsik
Цитата(Vascom @ Oct 29 2015, 17:02) *
Если это рукописный модуль, то как он может генериться при синтезе?

Ошибка не в моем модуле, а в hps_sdram_pll.sv. Но при подключении моего...
Kapsik
Выкладываю проект, может кто глянет, а то я прям в замешательствеНажмите для просмотра прикрепленного файла. Рукописный кусок только заготовка, решил сразу попробовать прикрепит к QSYS, проверить что ошибок нет, а ошибки появились.
Sergey'F
Цитата(Kapsik @ Oct 30 2015, 09:11) *
Выкладываю проект, может кто глянет, а то я прям в замешательствеНажмите для просмотра прикрепленного файла. Рукописный кусок только заготовка, решил сразу попробовать прикрепит к QSYS, проверить что ошибок нет, а ошибки появились.

Что-то Вы намудрили с обращением к регистру и разрядностями почти всего. Если хотите разрядность шины модуля 8 бит, то BE не нужны.
А лучше сделайте разрядность интерфейса модуля 32, отдельные байты выбирайте BE, учтите, что avalon сама базовую часть адреса вычитает и выставляет адрес в разрядности интерфейса. Пример на базе Вашего компонента прикрепил, у меня ошибок при компиляции нет.
Kapsik
Цитата(Sergey'F @ Nov 2 2015, 22:15) *
Что-то Вы намудрили с обращением к регистру и разрядностями почти всего. Если хотите разрядность шины модуля 8 бит, то BE не нужны.
А лучше сделайте разрядность интерфейса модуля 32, отдельные байты выбирайте BE, учтите, что avalon сама базовую часть адреса вычитает и выставляет адрес в разрядности интерфейса. Пример на базе Вашего компонента прикрепил, у меня ошибок при компиляции нет.

Да, ваше собралось без ошибок, буду изучать. Спасибо!
По поводу разрядностей, они параметром заданы и я менял их уже в QSYS при добавлении модуля. Видимо ошибка, что присвоение status_reg <= avl_writedata; было без параметра...
Просто такая странная ошибка, ссылается на pll sdram, я и не подумал, что это может быть из-за разрядности моего модуля. Буду внимательнее.
Для просмотра полной версии этой страницы, пожалуйста, пройдите по ссылке.
Invision Power Board © 2001-2025 Invision Power Services, Inc.