Помощь - Поиск - Пользователи - Календарь
Полная версия этой страницы: PHASER-ы в 7 серии хилинха
Форум разработчиков электроники ELECTRONIX.ru > Программируемая логика ПЛИС (FPGA,CPLD, PLD) > Работаем с ПЛИС, области применения, выбор
GAYVER
у кого что есть по принципу их работы, пинам, параметрам, итд. приму любые ссылки и доки sm.gif
Кoнстантин
Только вот это -
Цитата
these 7 series components are only supported through a 7 series MIG generated design.These blocks are not documented for general use and must be used through MIG


http://www.xilinx.com/support/answers/42026.html
GAYVER
таки шо, никто больше не пытался разобраться с этой загогулиной? и как то ее в свой проект прикрутить sm.gif? отдельно от МИГа...
Timmy
Цитата(GAYVER @ Feb 9 2016, 10:54) *
таки шо, никто больше не пытался разобраться с этой загогулиной? и как то ее в свой проект прикрутить sm.gif? отдельно от МИГа...

Ну, я когда-то смотрел работу контроллера памяти в Моделсиме, и в основном разобрался, там ничего сложного нет.
GAYVER
Цитата(Timmy @ Feb 9 2016, 16:40) *
Ну, я когда-то смотрел работу контроллера памяти в Моделсиме, и в основном разобрался, там ничего сложного нет.

нет, ну принцип работы (для чего он там ставится) - понятен sm.gif. а вот как он это делает. что еще умеет? и куда его разрешено приспособить помимо памяти? да и не хочется работать методом научного тыка и полного перебора... режимов работы там больше чем под 1 контроллер, сгенеренный под 1 конкретную память. к тому же модели имеют свойство быть весьма не точными.
Для просмотра полной версии этой страницы, пожалуйста, пройдите по ссылке.
Invision Power Board © 2001-2025 Invision Power Services, Inc.