Помощь - Поиск - Пользователи - Календарь
Полная версия этой страницы: Cyclone III slew rate и тип логики
Форум разработчиков электроники ELECTRONIX.ru > Программируемая логика ПЛИС (FPGA,CPLD, PLD) > Работаем с ПЛИС, области применения, выбор
vognev
Добрый день!
С коллегами возникла дискуссия по поводу ассигментов портов.
Дело вот в чем, на плате стоит третий циклон и управляет кучкой драйверов через SPI.
Провода довольно длинные и на фронтах появляется звон.
К сожалению в режиме LVCMOS и LVTTL 3.3В уменьшить скорость фронтах нельзя, как и написано в доках, а при более низких напряжениях можно.
Если поставить LVCMOS 2.5 и slew rate = 0, то все выглядит прекрасно, резисторы не нужны.
Но остается вопрос насколько корректно так оставлять? Я имею ввиду запитывать банки выходов 3.3В, а квартусу дурить голову что там 2.5?
В случае если мы работаем только с выходами, на что влияет эта настройка? физически?
BSACPLD
Попробуйте поставить Current Strength в минимальное значение. Это будет эквивалентно изменению slew rate.
Для просмотра полной версии этой страницы, пожалуйста, пройдите по ссылке.
Invision Power Board © 2001-2025 Invision Power Services, Inc.