Помощь - Поиск - Пользователи - Календарь
Полная версия этой страницы: MAX 10, Tripple Speed Ethernet
Форум разработчиков электроники ELECTRONIX.ru > Программируемая логика ПЛИС (FPGA,CPLD, PLD) > Работаем с ПЛИС, области применения, выбор
Nepoch
Дорогие друзья, может быть кто сталкивался с проблемой подъема tripple speed ethernet на MAX 10. В общем проблема в следующем использую tse в режиме gmii/mii, полное ядро. При этом скоростные характеристики max c7. При прошивке, ядро нормально линкуется по сети с хостом на 1 g, однако при приеме данных возникает проблема, что первый байт мак-адреса отсекается, если лезть во внутренности tse, четко видно, что при приходе данных, на tse, данные приходят на несколько каскадов из регистров, после записываются в память, а затемиз памяти записываются в новый каскад, при этом в этом каскаде данные корректные и без потерь, после этого данные пишутся в выходной каскад регистров, а вот на нем данные с потерей, вероятней всего на выходном каскаде не во время устанавливается сигнал ena. При чтении мануала обнарудил что tse работает начиная с микросхем со скорость i7, может в этом косяк?
Stewart Little
А что говорит TimeQuest?
Nepoch
Цитата(Stewart Little @ Jul 12 2016, 19:03) *
А что говорит TimeQuest?

Time Quest молчит, ибо на него никакие констраинты не идут автоматически
Nepoch
Кстати если сетку залинковать на 100 миб, проблема остается, и старший байт вновь теряется, то есть проблема ге в скоростях плис, а в алгоритме tse
Для просмотра полной версии этой страницы, пожалуйста, пройдите по ссылке.
Invision Power Board © 2001-2025 Invision Power Services, Inc.