Цитата(dinam @ Aug 29 2016, 10:19)

А в чём вопрос? Открываю когда-то скачанный документ, для конкретного FPGA - "Pin Information for the Cyclone® V 5CEFA2 Device". И там видно, что AS_DATA3 не может быть, как USER IO.
ну это куда-то не туда смотрите - может, и есть в том же самом проекте, заново созданном в квартусе.
причем опции я выставил точно так же, добавил те же сигналтап и IP
вобщем какие-то глюки квартуса - неприятно.
upd: но может и я не прав.
просто шина процессорная для параллельной загрузки висит на этих пинах, к DATA0 я мультиплексор внешний приделал, а вот к остальным - нет.
в документе по пинам (не экселевском, а pdf-ном) про AS_DATA[3:1] не сказано что This pin is not available as a user I/O pin.
ну и прошивальшики внешних ПЗУ-шек по JTAG, подключаемых к этим пинам - работают, значит можно (?)
и с AS_DATA[2:1] не было проблем...
вобщем , мне нужна подсказка...
-------------------
как раз проект был такой, что из-за отсутствия ограничений на цену продукта и отсутствия каких-то требований к ПЛИС - хотелось сэкономить время за счет "удобного и хорошего квартуса в сравнении с глючной вивадой".
ага

ну и сигналтап - чего-то совсем не то - в нем курсоры то есть? или сохранить в vcd?