Помощь - Поиск - Пользователи - Календарь
Полная версия этой страницы: Проверка ПЛИС altera на работоспособность
Форум разработчиков электроники ELECTRONIX.ru > Программируемая логика ПЛИС (FPGA,CPLD, PLD) > Работаем с ПЛИС, области применения, выбор
mav1
Доброго времени суток, уважаемые.

Подскажите новичку (абсолютному) как можно проверить ПЛИС Altera cyclone на работоспособность (есть подозрение, что она вышла из строя).

Вкратце, имеется китайский программатор для альтеры, купленный на алиэкспрессе, с разъемом JTAG, и тестовая плата (на том же али купленная) с Altera cyclone. Прочитав статью в интернете, я установил себе quartus и с помощью данной статьи примерно понял, как написать простейший код и прошить плис-ку. Однако не нашел в интернете информацию, как без прошивания можно проверить, работоспособна ли ПЛИС (например, с помощью того же квартуса). Затереть ту прошивку, что сейчас есть на плис, я не могу (она нужна). Мне нужно только проверить, рабочая ли плиска, не спалена ли.

Подскажите, как это можно сделать.
BackEnd
Опишите проблему более подробно.
Укажите официальные наименования для демоплаты, ПЛИС, программатора, версию ПО.
Без использования программатора никак, если на демоплате не предусмотрена тестовая прошивка для мигания чем-нибудь.
Текущую прошивку можно сохранить, а потом вернуть обратно.
Почему считаете, что с ПЛИС что-то не так?
iosifk
Цитата(mav1 @ Aug 27 2016, 21:54) *
Доброго времени суток, уважаемые.

Подскажите новичку (абсолютному) как можно проверить ПЛИС Altera cyclone на работоспособность (есть подозрение, что она вышла из строя).

Вкратце, имеется китайский программатор для альтеры, купленный на алиэкспрессе, с разъемом JTAG, и тестовая плата (на том же али купленная) с Altera cyclone.


Есть FPGA и есть CPLD. Первые загружаются при каждом включении, вторые программируются и держат конфигурацию и после выключения.
Таким образом, если говорить о "Altera cyclone", то это FPGA и для нее прошивка где-то должна храниться. Следовательно при очередном включении туда будет загружена штатная прошивка... А Вы в любой момент времени можете через JTAG загрузить туда любую другую прошивку...
Александр77
В самой плис "прошивка" не хранится. Можно создать простейший проект с использованием PLL, сделать скажем два-три сигнала с разными частотами, назначить вывода, скомпилированный sof-файл залить через jtag и проверить на соответствие. Так можно проверить почти все вывода (да хоть хором их назначить).
iosifk
Цитата(Александр77 @ Aug 27 2016, 22:12) *
Так можно проверить почти все вывода (да хоть хором их назначить).

Чтобы проверять "все вывода" (??) вовсе проект не нужен. Для этого есть сканирование по JTAG...
eugen_pcad_ru
Программатор подключИте и в квартусе попробуйте найти плис. для начала хватит. sm.gif
0
one_eight_seven
Цитата
Есть FPGA и есть CPLD. Первые загружаются при каждом включении, вторые программируются и держат конфигурацию и после выключения.

Кстати, всегда удивляло это деление. Ведь на самом деле оно другое - по структуре минимальных элементов. И есть FPGA с энергонезависимой памятью, где хранится конфигурация. И их ошибочно называют CPLD, причём, это локальное явление, и мне кажется, что от недостатка образования.
BackEnd
Цитата(one_eight_seven @ Aug 28 2016, 11:41) *
И есть FPGA с энергонезависимой памятью, где хранится конфигурация.

Типа Xilinx Spartan-3AN, где FPGA и ПЗУ в одном корпусе?
mav1
Цитата(eugen_pcad_ru @ Aug 28 2016, 12:29) *
Программатор подключИте и в квартусе попробуйте найти плис. для начала хватит. sm.gif
0

Подскажите, как в квартусе "найти плис" ))

Цитата(iosifk @ Aug 27 2016, 20:52) *
Для этого есть сканирование по JTAG...

Подскажите, пожалуйста, как можно выполнить такое сканирование в квартусе (или еще как)
Corvus
Раздел Configure the FPGA in JTAG Mode
Стр. 14-16
iosifk
Цитата(mav1 @ Aug 28 2016, 16:34) *
Подскажите, пожалуйста, как можно выполнить такое сканирование в квартусе (или еще как)

Давайте поговорим по скайпу... Буквами долго и лень...
mav1
Цитата(iosifk @ Aug 28 2016, 15:43) *
Давайте поговорим по скайпу... Буквами долго и лень...

Благодарю, конечно, за такое предложение, но у меня интернет канал, мягко говоря, очень очень очень слабый...может хотя бы примерно объясните или скриншоты какие можете кинуть?
iosifk
Цитата(mav1 @ Aug 28 2016, 21:24) *
Благодарю, конечно, за такое предложение, но у меня интернет канал, мягко говоря, очень очень очень слабый...может хотя бы примерно объясните или скриншоты какие можете кинуть?

Статьи у меня на сайте...
И ищите кафе с бесплатным Wi-Fi... sm.gif
sonycman
Цитата(BackEnd @ Aug 28 2016, 16:36) *
Типа Xilinx Spartan-3AN, где FPGA и ПЗУ в одном корпусе?

Типа той же альтеровской MAX10 - fpga + flash.
Maverick
Цитата(sonycman @ Aug 29 2016, 12:46) *
Типа той же альтеровской MAX10 - fpga + flash.

у мах10 есть хардовый ниос
sonycman
Цитата(Maverick @ Aug 30 2016, 00:00) *
у мах10 есть хардовый ниос

Откуда хардовый? Это софт процессор.
И не только для MAX10.
Stewart Little
Цитата(Maverick @ Aug 29 2016, 23:00) *
у мах10 есть хардовый ниос
blink.gif
Что это было???
Kuzmi4
2 Stewart Little:
а не подскажете - есть ли в планах хардовый ниос?
нашёл только вот это: FAQ — Hard Processors
ViKo
Так точно, в Cyclone V есть хардовый Cortex A9. Чего уж хотеть лучшего?
Stewart Little
Цитата(Kuzmi4 @ Aug 30 2016, 15:49) *
2 Stewart Little:
а не подскажете - есть ли в планах хардовый ниос?
Мне о таких планах неизвестно.
Но есть подозрение, что вряд ли.
Например, даже в аппаратных контроллерах внешней памяти (Hard Memory Controller, HMC), секвенсор, который выполнен на NiosII и занимается калибровкой, все равно реализуется как soft core.
Kuzmi4
2 ViKo
иногда танк не нужен laughing.gif

2 Stewart Little
спасибо
makc
Цитата(Kuzmi4 @ Aug 31 2016, 09:29) *
2 ViKo
иногда танк не нужен laughing.gif


Тогда смотрите в сторону SmartFusion2 от Microsemi. Хорошая альтернатива NIOS/Altera.
Stewart Little
Цитата(Stewart Little @ Aug 30 2016, 16:35) *
Мне о таких планах неизвестно.
Но есть подозрение, что вряд ли.
Например, даже в аппаратных контроллерах внешней памяти (Hard Memory Controller, HMC), секвенсор, который выполнен на NiosII и занимается калибровкой, все равно реализуется как soft core.

Кстати, ничего новее вот этого сообщения от, ЕМНИП, 2007 года, мне не попадалось:
Altera and Synopsys Collaborate to Make Nios II Processor Core Available for ASIC Designs
Но воз, как говорится, и ныне там...
Kuzmi4
2 makc
спасибо

2 Stewart Little
я натыкался где то, что у Synopsis-а таки есть корка ниосовская для ASIC-ов, но судя по всему эта тема не есть популярна laughing.gif
goodsoul
Цитата(Kuzmi4 @ Aug 31 2016, 12:52) *
2 makc
спасибо

2 Stewart Little
я натыкался где то, что у Synopsis-а таки есть корка ниосовская для ASIC-ов, но судя по всему эта тема не есть популярна laughing.gif


На самом деле были прецеденты покупки исходников NIOS II у альтеры и выпекания своих ASIC на его основе. Но синопсис был не в состоянии ничем помочь - как я понял, они на эту тему забили.
Stewart Little
Цитата(goodsoul @ Aug 31 2016, 13:26) *
На самом деле были прецеденты покупки исходников NIOS II у альтеры и выпекания своих ASIC на его основе. Но синопсис был не в состоянии ничем помочь - как я понял, они на эту тему забили.
Я ниосовские исходники могу предоставить прямо сейчас sm.gif
Только к хардовой реализации это прямого отношения не имеет. Вопрос-то, насколько я понял, был в том, будет ли сама Altera выпускать чипы с аппаратным ниосом.
Kuzmi4
Цитата(Stewart Little @ Aug 31 2016, 13:33) *
..Вопрос-то, насколько я понял, был в том, будет ли сама Altera выпускать чипы с аппаратным ниосом.

Именно.
M3 в SmartFusion2 выглядит интересно, не такой танк как A9
sonycman
Цитата(Kuzmi4 @ Aug 31 2016, 14:39) *
Именно.
M3 в SmartFusion2 выглядит интересно, не такой танк как A9

А чем Nios не устраивает, по сравнению с кортексом-м3?
Kuzmi4
глобально, Nios2 устраивает / "раздавать патроны", простенькие софтовые движки .. /, интересовали перспективы именно хардового варианта lightweight проца.
Leka
Цитата(Kuzmi4 @ Aug 31 2016, 17:18) *
перспективы именно хардового варианта lightweight проца

Имхо, такой вариант нелогичен, тк легковесным получится только при отсутствии периферии.
Хардовый вариант логичен для SoC, но не для отдельного проца.

16-разрядный софтовый проц может занимать ~200 ЛЕ (без периферии), c быстродействием ~150 MIPS. Исходник на Верилоге выкладывал в "своих процессорах".
Для просмотра полной версии этой страницы, пожалуйста, пройдите по ссылке.
Invision Power Board © 2001-2025 Invision Power Services, Inc.