Помощь - Поиск - Пользователи - Календарь
Полная версия этой страницы: Отладка системы с PCIe, endpoint<->rootport
Форум разработчиков электроники ELECTRONIX.ru > Программируемая логика ПЛИС (FPGA,CPLD, PLD) > Работаем с ПЛИС, области применения, выбор
Zigor
Добрый день!

На макетных платах отлаживаю работу системы с PCIe gen1 x1.

Плата Altera Cyclone V GT (endpoint) и Terasic DE1 Cyclone V GX с платой расширения hsmc->PCIe в качестве rootport.

Качество линка предварительно проверил гоняя данные трансиверами на той же 2.5Gb скорости. Все поет и пляшет в обоих направлениях.

Когда доходит дело до проектов с HIP PCIe от Altera дело дальше link training не идет.

Синхронно запускаю сигналтап на обоих платах:
Со стороны endpoint ltssmstate доходит до 00010: Polling.Active
Со стороны rootport - 00001: Detect.Active и потом сваливается в 00000: Detect.Quiet.

Как можно отладить/посмотреть что они первоначально друг другу шлют? Те же самые TSы...



Спасибо!
TiGoldGhost
Добрый день, Zigor.

К сожалению не могу Вам помочь, ибо столкнулся с абсолютно такой же проблемой. Если вам удалось решить проблему, будьте добры, отпишитесь здесь или на почту TiGoldGhost@gmail.com
Заранее благодарен.

С уважением, Илья.

warrior-2001
С такими вопросами в пору в саппорт писать. При условии, что с ресетами все в порядке.
Для просмотра полной версии этой страницы, пожалуйста, пройдите по ссылке.
Invision Power Board © 2001-2025 Invision Power Services, Inc.