Помощь - Поиск - Пользователи - Календарь
Полная версия этой страницы: DDR3 address data t-shape topolgy
Форум разработчиков электроники ELECTRONIX.ru > Печатные платы (PCB) > Разрабатываем ПП в САПР - PCB development > Mentor-ExpeditionPCB
Roman53
как развести в VX Expedition адрес дату с Т-образной топологией. От BGA источника сигнал идет на две пары BGA памяти, стоящих спина к спине. Подскажите, пожалуйста, как правильно сформулировать задачи, чтобы сохранялось равенство проводников до разветвления и между плечами.Спасибо
MapPoo
Посмотрите в сторону CES и формул. Меняете тип трассы, чтобы можно было ее ветвить, а потом формулами контролируете длину, если хотите максимально автоматом.
Roman53
Цитата(MapPoo @ Jun 20 2018, 22:31) *
Посмотрите в сторону CES и формул. Меняете тип трассы, чтобы можно было ее ветвить, а потом формулами контролируете длину, если хотите максимально автоматом.

Спасибо, я так и делал, просто хотелось бы почитать, есть ли такого типа reference design.
fill
Цитата(Roman53 @ Jun 20 2018, 21:49) *
Спасибо, я так и делал, просто хотелось бы почитать, есть ли такого типа reference design.

А чего там читать? Это ведь просто логическая задачка. Выбор решения зависит от нескольких переменных:
- выравнивать ли отдельно длины от VP до приемников в каждой цепи
- выравнивать ли длины от VP до приемников в каждой цепи, при этом выравнивая и их длины в группе цепей
- выравнивать ли длины от передатчика до VP в группе цепей
- выравнивать ли длины от передатчика до приемника в группе цепей
...
Соответственно для ответа надо выбрать тип топологии, сформулировать порядок соединений, сформировать пары пинов и затем группы выравнивания (если для одной цепи несколько условий, то используем и Match и Delay Formula).
Для просмотра полной версии этой страницы, пожалуйста, пройдите по ссылке.
Invision Power Board © 2001-2024 Invision Power Services, Inc.