Помощь - Поиск - Пользователи - Календарь
Полная версия этой страницы: CameraLink интерфейс
Форум разработчиков электроники ELECTRONIX.ru > Программируемая логика ПЛИС (FPGA,CPLD, PLD) > Работаем с ПЛИС, области применения, выбор
AndreiUS
Здравствуйте. Принимаю поток от камеры по интерфейсу CameraLink Full 80бит/200 FPS. Проект сделан на основе ISERDESE2. Проведено временное моделирование и отладка в железе. Все вроде бы хорошо, есть синхронизация строк и кадров. Но вместо 2320 пикселей/строку по даташиту на камеру я принимаю 2330 пикселей/строку, т.е. синхронизация строки на один такт больше, причем постоянно. Не понимаю, это какая-то незадокументированная особенность камеры? Кто-нибудь встречал подобное поведение?
Andrew Su
Добрый день.Разница в 10 пикселей и один "лишний" такт синхронизации?
Часть межстрочного интервала в качестве пикселей не захватываете случайно?
AndreiUS
Цитата(Andrew Su @ Sep 25 2018, 13:15) *
Добрый день.Разница в 10 пикселей и один "лишний" такт синхронизации?
Часть межстрочного интервала в качестве пикселей не захватываете случайно?


Да, разница в 10 пикселей и один такт синхронизации. Межстрочный интервал вместо 8 тактов всегда 7.
Если такого не может быть в принципе, то вероятно надо еще раз перелопатить проект в части задержек.
Для просмотра полной версии этой страницы, пожалуйста, пройдите по ссылке.
Invision Power Board © 2001-2025 Invision Power Services, Inc.