Помощь - Поиск - Пользователи - Календарь
Полная версия этой страницы: Spartan IIE CLKDLL
Форум разработчиков электроники ELECTRONIX.ru > Программируемая логика ПЛИС (FPGA,CPLD, PLD) > Работаем с ПЛИС, области применения, выбор
Very_hard
Пытаюсь поделить 75 МГц на 1.5 - на выходе CLKDLLHF осциллограф показывает странный кривой (колебания происходят то около 0 то около единицы) сигнал приблизительно (75/3) МГц.

Может кто подскажет возможные ошибки?
3.14
"(75/3) МГц." это он так плавает, или Вы просто не знаете чатоту генератора?
vitus_strom
Имел такой же гемор, причем ДЛЛ показывала что находиться в захвате но частота либо была неправильная либо ваасче не было проблема разрешилась удержанием в ресете ДЛЛ 16536 тактов после старта ФПГА
Very_hard
Спасибо большое! Таблетка помогла. smile.gif
vitus_strom
На здоровье
YGin
Может чуток не в тему. Но не охота делать новую.
Можна сделать делитель на 1.5 или на 3 на логике или обезательно на DLL
Для просмотра полной версии этой страницы, пожалуйста, пройдите по ссылке.
Invision Power Board © 2001-2025 Invision Power Services, Inc.