Помощь - Поиск - Пользователи - Календарь
Полная версия этой страницы: Необходимо реализовать скоростной прием данных
Форум разработчиков электроники ELECTRONIX.ru > Программируемая логика ПЛИС (FPGA,CPLD, PLD) > Работаем с ПЛИС, области применения, выбор
Sokol
Интересует ваше мнение, возможно ли реализовать на Virtex-4 прием данных по 32-разрядной шине с тактовой частотой до 250 МГц, с одновременным сохранением этих данных во внешней памяти?
leevv
A po tochnee zadachu mogno sformulirovat'?

Priem dannyh kuda i otkuda?

Vneshnjaja pamjat' SDR,DDR, DDR2 ....?
DK64
Это вполне реально, посмотри
Application Notes
например XAPP704 - Virtex-4 High-Speed Single Data Rate LVDS Transceiver

- Virtex-4 devices can implement single data rate,16-bit, LVDS data transmission and reception
at 700 MHz. This design can easily be expanded for data larger than 16-bit wide data.

ну а поводу внешней памяти - все зависит от требуемого объема и других особенностей задачи...
например
XAPP709 - DDR SDRAM Controller Using Virtex-4 FPGA Devices
XAPP723 - DDR2 Controller (267 MHz and above) Using Virtex-4 Devices
и т.д .
или воспользоваться
Memory Interface Generator
Sokol
Цитата(DK64 @ Jun 10 2006, 15:41) *
Это вполне реально, посмотри
Application Notes
например XAPP704 - Virtex-4 High-Speed Single Data Rate LVDS Transceiver

- Virtex-4 devices can implement single data rate,16-bit, LVDS data transmission and reception
at 700 MHz. This design can easily be expanded for data larger than 16-bit wide data.

ну а поводу внешней памяти - все зависит от требуемого объема и других особенностей задачи...
например
XAPP709 - DDR SDRAM Controller Using Virtex-4 FPGA Devices
XAPP723 - DDR2 Controller (267 MHz and above) Using Virtex-4 Devices
и т.д .
или воспользоваться
Memory Interface Generator


Спасибо большое, это то что нужно!
Для просмотра полной версии этой страницы, пожалуйста, пройдите по ссылке.
Invision Power Board © 2001-2025 Invision Power Services, Inc.