Помощь - Поиск - Пользователи - Календарь
Полная версия этой страницы: Stratix II
Форум разработчиков электроники ELECTRONIX.ru > Программируемая логика ПЛИС (FPGA,CPLD, PLD) > Работаем с ПЛИС, области применения, выбор
IPI
Кто нибудь использовал Stratix II?
Сколько он стоит. Сколько потребляет.
Насколько он действительно лучше Virtex 4?
SM
Цитата(IPI @ Sep 25 2006, 20:33) *
Кто нибудь использовал Stratix II?
Сколько он стоит. Сколько потребляет.
Насколько он действительно лучше Virtex 4?


Стоит он от 160$ и до 9K. Если 2GX - то от 400 и до 6К. Сколько потребляет - не знаю - есть Power Estimator, им надо считать для конкретного случая. А меня это вообще не волнует, так как юзается для прототипов ASIC. На сколько лучше? Хотя бы то, что структура ячеек (слайсов, или как их там) у виртекс-5 только-только достигла (да и то сложно сказать на 100%, достигла ли) аналогичных блоков (LAB), содержащих 8 ALM. Читайте документацию, сравнивайте...
IPI
То есть он лучше чем Virtex-5 по соотношению цена/плотность?
SM
Цитата(IPI @ Sep 26 2006, 14:09) *
То есть он лучше чем Virtex-5 по соотношению цена/плотность?


Это вряд-ли, все таки 5-й виртекс 60нм, а стратикс-2 90нм.
IPI
Но из-за структуры Stratixа его легче разогнать до 300Mhz, ведь там 8-lut
чем виртекс 5 где 6-lut? Задержка в сложных выражениях меньше.
SM
нет там 8-водовых LUT, см. рисунок 2-7 в даташите. Там куча вариантов конфигураций, но 8 входов нет

А на счет мегагерц сложно сказать. Все таки альтера на SOI, а ксил на обычных пластинах.
Stas
Мы пытаемся использовать. Готовим прототип под PCI Express Kit, Stratix II GX Edition и разводится боевой вариант на EP2S60F1020. Реально получается контроллер QDRII на 300 МГц, контроллер DDR2 SDRAM c DLL - 667 . Схема DDR SSRAM c незаконченным автоматом тянет ~ 400 МHz. Разгонять его до 300 не надо - сам рулит, а вот выше можно, все зависит от реализации (кол - во уровней конвеера, автомат, ручная оптимизация расположения на кристалле и тп ban.gif)
IPI
Круто. Значит с DDRII никаких проблем. А заполняемость 90% кристалла - для него реальна?
Stas
С DDR2 проблеммы такие - 667 только на верхних и нижних банках (DQS с задержкой на DLL), на боковых придется делать на PLL, соответственно скоростя не те, про заполняемость еще ничего сказать не могу, еще не всё готово...
Для просмотра полной версии этой страницы, пожалуйста, пройдите по ссылке.
Invision Power Board © 2001-2025 Invision Power Services, Inc.