Bumer_27
Oct 1 2006, 14:23
Надо подобрать схему которая удовлетворялы бы следующие времянные диограммы которые я выложил. На схему должен подаваться сигнал с частотой Fin, также на схему подаеться сигнал управления A который то разрешает то запрешает отображение сигнала Fin на выходе, тоесть сигнал А формирует сигнал Fout из сигнала Fin. Причем включение и выключение сигналов должно проходить строго по временным диограммам. Зарание спасибо за помощь буду очень рад всем ответам.
Есть такие логические микросхемы))) Вам надо взять и умножить логически вашу fin на инверсию A....будет почти то что нарисовано за исключением того, что последний импульс в первой пачки на рисунке будет укорочен....чтоб полностью повторить ваш рисунок надо вместо сигнала Aинверсия умножать fin на выход Dтригера на входе D которого сигнал Aинверсия , а на входе синхронизации fin...всё просто
Bumer_27
Oct 2 2006, 03:24
огромное спасибо, можно спросить а какое ограничение накладывать на входную частоту????
зависит от логики которую выберите....но скажем при 10 МГц наверное любая микросхема работать будет да при 100 многие....
Цитата(yrbis @ Oct 2 2006, 09:40)

зависит от логики которую выберите....но скажем при 10 МГц наверное любая микросхема работать будет да при 100 многие....
Наверно еще можно добавить, что чистота КМОП микросхем зависит от напряжения питания. При выборе микросхем обязательно посмотрите даташат на выбранную серию.
Bumer_27
Oct 2 2006, 06:27
обязательно посмотрю.
Для просмотра полной версии этой страницы, пожалуйста,
пройдите по ссылке.