Помощь - Поиск - Пользователи - Календарь
Полная версия этой страницы: Моделирование SDRAM + CPU
Форум разработчиков электроники ELECTRONIX.ru > Печатные платы (PCB) > Разрабатываем ПП в САПР - PCB development > Mentor PADS
COMA
Добрый день!

Решил проверить в HyperLynx целостность сигналов части платы RainBow- CPU (AT91RM9200) и двух микросхем памяти (K4S511632B).

В HyperLynx открывается все нормально, подключил IBIS модели. Теперь осталось смоделировать? sad.gif
кто может помочь?

upd:

Надо помочь настроить параметры глазковой диаграммы.
Uree
Хотел дать ссылку на тренинг по ГиперЛинксу - а в нем не нашел такой настройки. Поэтому вкратце напишу сам.

Смысл настройки диаграммы следующий:

Bit Pattern - тестовый сигнал, PRBS - псевдослучайная последовательность, по умолчанию - 32 бита
Bit Interval - период повторения битов (обычно период клока х 2)
Sequence repetitions - количество повторов заданной последовательности
Display -> Show - сколько битов отображать на диаграмме(обычно включаю два - тогда маску легко накладывать)
Jitter - думаю понятно, случайное дрожание фазы сигнала, тип его распределения, относит./абсолют....

Маска(вторая закладка):

Нижний и верхний пределы по напряжению - максимально допустимые пределы напряжения на пине(из документации берется)
Нижняя и верхняя граница окна - In/Out Low Level и In/Out High Level Voltage
Ну и границы по времени - либо на весь период бита, либо процент от этого времени.
sff
Цитата(COMA @ Jan 9 2007, 10:48) *
Решил проверить в HyperLynx целостность сигналов части платы RainBow- CPU (AT91RM9200) и двух микросхем памяти (K4S511632B).


Только вот RainBow двухслойка, а HyperLynx, насколько мне известно, будет корректно рассчитывать когда есть power(GND) plane. Иначе как рассчитать импеданс дорожки.
COMA
Ок. спасибо.

На нижнем слое сплошь земля. В редких местах дорожки.
Для просмотра полной версии этой страницы, пожалуйста, пройдите по ссылке.
Invision Power Board © 2001-2025 Invision Power Services, Inc.