Рисую такую схему в первый раз и не уверен в ее работоспособности.
Одно последовательное конфигурационное устройство типа EPCS4 (4 Мбит) конфигурирует цепочку из двух FPGA типа EP2C8 (2 Мбит) двумя разными проектами, т.е. память EPCS4, внутрисхемно, при помощи кабеля USB Blaster программируется одним файлом *.pot (создается путем конвертирования двух файлов Project1.sof и Project2.sof), при этом в процессе конфигурирования по схеме Active Serial
первым проектом конфигурируется FPGA Master, а вторым FPGA Slave?
Проблема в том, что для двух EPCS4 па плате не хватает места.
