Помощь - Поиск - Пользователи - Календарь
Полная версия этой страницы: Как корректно преобразовать CLIPPED SINE в CMOS
Форум разработчиков электроники ELECTRONIX.ru > Аналоговая и цифровая техника, прикладная электроника > Цифровые схемы, высокоскоростные ЦС
Konstantin Ilichev
Добрый день всем!

Имеется генератор TCXO на 12,8 МГц 2.5 ppm с выходом clipped sine.
Подскажите, как правильно его преобразовать в прямоугольник, чтобы подать на FPGA?
Adlex
Правильнее - компаратор или транзистор в ключевом режиме
Konstantin Ilichev
Цитата(Adlex @ Apr 9 2007, 19:37) *
Правильнее - компаратор или транзистор в ключевом режиме


А какой компаратор можно применить, чтобы:
1) не вносил избыточный джиттер;
2) не заваливал фронты;
3) не занимал много места на плате?
Lonesome Wolf
Цитата(Konstantin Ilichev @ Apr 10 2007, 08:35) *
А какой компаратор можно применить, чтобы:
1) не вносил избыточный джиттер;
2) не заваливал фронты;
3) не занимал много места на плате?


1) Избыточный jitter будет, вопрос в его величине smile.gif
2) Каковы параметры clipped sine? В частности, каков угол отсечки?
3) Я бы применил МС100EPT21 (или другой преобразователь PECL-LVTTL) с трансформатором на входе, но скорость нарастания на входе должна быть не менее 0.3В/нс.
4) Некоторые FPGA допускают конфигурирование входов с гистерезисом. Может не замарачиваться?
Konstantin Ilichev
Цитата(Lonesome Wolf @ Apr 10 2007, 12:41) *
2) Каковы параметры clipped sine? В частности, каков угол отсечки?
3) Я бы применил МС100EPT21 (или другой преобразователь PECL-LVTTL) с трансформатором на входе, но скорость нарастания на входе должна быть не менее 0.3В/нс.
4) Некоторые FPGA допускают конфигурирование входов с гистерезисом. Может не замарачиваться?


Угол отсечки - неизвестен, в даташите этого нет. Есть только 0.8Vpp.
Трансформатор и преобразователь - это круто, у меня столько места на плате не найдется :-(
У меня всё-таки не FPGA, а CPLD = EPM3128. Там нет ТШ и прочих таких фишек.

Вообще для чего делают такие генераторы с CLIPPED SINE ?
Какое для них стандартное применение и включение???
Lonesome Wolf
Цитата(Konstantin Ilichev @ Apr 10 2007, 17:29) *
Угол отсечки - неизвестен, в даташите этого нет. Есть только 0.8Vpp.
Трансформатор и преобразователь - это круто, у меня столько места на плате не найдется :-(
У меня всё-таки не FPGA, а CPLD = EPM3128. Там нет ТШ и прочих таких фишек.

Вообще для чего делают такие генераторы с CLIPPED SINE ?
Какое для них стандартное применение и включение???


Ну, есть Cool Runner II smile.gif.

Трансформаторы маленькие есть.

А можно и без него. Вот только амплитуда маловата - у Вас скорость нарастания всего то 2*pi*12.8e6*0.4=30В/мкс. Компаратор нужен.
Adlex
По поводу джиттера, Вы же подаете сигнал на FPGA, а, как мне кажется, ПЛИС не отличаются малым значениями джиттера. Т.е. самым слабым звеном по джиттеру будет именно ПЛИС.
Для просмотра полной версии этой страницы, пожалуйста, пройдите по ссылке.
Invision Power Board © 2001-2025 Invision Power Services, Inc.