Помощь - Поиск - Пользователи - Календарь
Полная версия этой страницы: SDRAM DDR2
Форум разработчиков электроники ELECTRONIX.ru > Интерфейсы > Форумы по интерфейсам
Stas
В динамической DDR2 памяти есть функция калибровки импеданса выходных драйверов для более точного согласования с линией. В JEDEC'е она мутновато описана. Кто нибудь может прояснить этот момент?
pep
Недавно наткнулся на такой вот application от Samsung. По-моему описано все достаточно популярно.
Нажмите для просмотра прикрепленного файла
Stas
Спасибо, но немного не то. Речь идет не об ODT, а об OCD. В том же спец регистре где настраивается ODT (50,75,150 Ом - я с этим баловался) есть OCD impedance adjust функция. Если посмотреть цикл инициализации памяти, то он собственно заканчивается выходом из функции "OCD calibration mode exit". Не могу понять что является критерием настройки драйверов - по графу в JEDEC все просто - это ромбик Test. Как это происходит в жизни у нормальных пацанов? При отладке мы пытались смотреть форму сигнала на линии данных с активным щупом и Tek'5k - ничего понять о качестве согласования линий не смогли, в итоге плюнули.
Для просмотра полной версии этой страницы, пожалуйста, пройдите по ссылке.
Invision Power Board © 2001-2025 Invision Power Services, Inc.