Помощь - Поиск - Пользователи - Календарь
Полная версия этой страницы: Spartan-IIe + XCFxxS
Форум разработчиков электроники ELECTRONIX.ru > Программируемая логика ПЛИС (FPGA,CPLD, PLD) > Работаем с ПЛИС, области применения, выбор
Vitёk
ПЗУ подключена к ПЛИС по схеме из даташита, ПЛИС грузится в режиме 'master serial'.
Логика работы всего этого понятна, за исключением одного момента: если я буду использовать вывод ПЛИС "INIT_B" (он подключен к "OE/RESET" ПЗУ), не будет ли ПЗУ дёргать ножкой "DO" и тем самым мешать работе на линии "DI" ПЛИС?
Если сформулировать вопрос по другому: то использовал кто нибудь _одновременно_ ножки ПЛИС "INIT_B" и "DIN" как пользовательские, в режиме "master serial", нет ли здесь подводных камней?
makc
Какая память у Вас стоит в роли slave'a (хранит конфигурацию)?
rloc
Цитата(Vitёk @ Aug 16 2007, 18:10) *
Если сформулировать вопрос по другому: то использовал кто нибудь _одновременно_ ножки ПЛИС "INIT_B" и "DIN" как пользовательские, в режиме "master serial", нет ли здесь подводных камней?

Не ломайте голову, ставьте простейшую микросхему в разрыв типа SN74CB3T3245 8-bit Bus Switch и заводите Done на OE этой микросхемы.
У нас года 3 назад случилась неприятная история с Virtex. На стенде все программировалось, а как включали в изделие - не шьется. Оказалось, что на одну ногу ПЛИС из серии "dual-purpose", но не из группы ног для режима "master serial", до подачи питания приходил импульсный сигнал и сбивал процесс программирования. Ситуация немного другая, а решение проблемы - похожее.
Vitёk
Цитата
Какая память у Вас стоит в роли slave'a (хранит конфигурацию)?
XCF01S
Цитата
ставьте простейшую микросхему в разрыв типа SN74CB3T3245 8-bit Bus Switch и заводите Done на OE этой микросхемы
Интересная мысль, можно и поставить что-нибудь 3-стабильное, но это в крайнем случае.

И всё-таки: как оно будет себя вести при включении, описанном выше? Неужели никто не сталкивался?
makc
Цитата(Vitёk @ Aug 17 2007, 09:17) *
XCF01S
И всё-таки: как оно будет себя вести при включении, описанном выше? Неужели никто не сталкивался?


В описании есть такая фраза:
Цитата
For a fully powered Platform Flash PROM, a reset occurs whenever OE/RESET is asserted
(Low) or CE is deasserted (High). The address counter is reset, CEO is driven High, and the
remaining outputs are placed in a high-impedance state.


На СЕ поступает Done=1, т.е. выполняется условие по "или" и XCF01S должна держать свои выходы в третьем состоянии, как и требуется.
Vitёk
makc, спасибо! smile.gif
Для просмотра полной версии этой страницы, пожалуйста, пройдите по ссылке.
Invision Power Board © 2001-2025 Invision Power Services, Inc.