Доброго дня!
Вообще, на все мои вопросы сможет ответить референс... но добыть его мне не удалось, к сожалению...
1. В доке на XIO1100 имеется информация о том, что существует два способа тактирования REFCLK: дифференциальный 100МГц и single-ended 125МГц. Я правильно понимаю, что первый способ - это через PCI-e разъем, а второй - через генератор на плате? Если да, то в первом случае (рекомендуемом) получается, что физ. уровень работает на 100МГц, что как то не стыкуется со скоростью передачи 1,25 (2,5) Gbps... или все же TI-PIPE бегает на частоте 125МГц за счет PLL?
2. Очень простой вопрос, но от этого не менее насущный: каким контактам разъема PCI-e (TX или RX, можно даже с адресом контакта) соответствуют выводы TX микрухи XIO1100? А то ведь соединение точка-точка и соединить передатчик на передатчик так обидно будет, не говоря уже о расходах...
3. Итого получается, что к разъему идет 7 трасс (пара TX, пара RX, пара REFCLK и PERST#), остальные - это TI-PIPE и идут они к Циклону. Есть ли с этой стороны какие-нить грабли? Понятно что RX_CLK вешается на один из clk входов Циклона... может есть еще что-нибудь?
Заранее благодарен за любую помощь.